18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

模擬集成電路的重要組成部分是什么?

lhl545545 ? 來源:集成電路應用雜志 ? 作者:集成電路應用雜志 ? 2020-06-06 09:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

低壓共源共柵電流鏡的偏置電路

DOI:10.19339/j.issn.1674-2583.2020.04.008

低壓共源共柵電流鏡的偏置電路[J]。集成電路應用, 2020, 37(04):25-27.

Analysis of the Bias Circuits in the Low Voltage

Cascode Current Mirror

HUANG Suping

Abstract — Low voltage cascode current mirror is widely used in analog integrated circuits because of its high output impedance, stable output current, and large output voltage swing. However, it needs extra bias circuit to ensure that the transistors work in the saturation region. There are three main structures of bias circuit: double input type, inverse aspect ratio type and self-bias type. The working principle of each bias circuit is analyzed in detail, and the key points and rules of circuit design are given in this paper. Based on 0.5μm BCD process and Spectre software, the output characteristic, power supply characteristic and temperature characteristic are simulated. The simulation results show that there is no difference between the double input type and the inverse width length ratio type, the self-bias type needs higher power supply voltage but is preferred for low power circuits.

Index Terms — IC design, low voltage device, cascode, current mirror, bias circuit.

電流鏡是模擬集成電路的重要組成部分,由于其具有輸出電流恒定,不受輸入電壓影響等優(yōu)點,常常被用作放大電路的有源負載或電流偏置[1]。如今,MOS 管的特征尺寸越來越小,二階效應愈發(fā)嚴重,針對普通結構的電流鏡,由于溝道長度調制效應導致的電流誤差比較大,因此電路設計時常采用共源共柵電流鏡結構,來提高輸出電阻,減小電流誤差。但是,傳統的共源共柵電流鏡由于其電路結構特點,是以犧牲輸出電壓幅度來換取輸出的高阻抗,且要求更高的電源電壓,不適用于當今的低壓電路系統。低壓共源共柵電流鏡解決了這個問題,它將輸出電壓幅度大大提升的同時需要額外的偏置電路。文獻[2-4]里都采用了低壓共源共柵電流鏡,但它們的偏置電路都不一樣。因此,在進行模擬電路設計時,如何選擇共源共柵電流鏡的偏置電路,以及 MOS 管的參數應怎樣確定,本文都將詳細闡述。

1 共源共柵電流鏡

1.1 標準共源共柵電流鏡

標準共源共柵電流鏡如圖 1 所示,在 M1 和 M3 構成的普通電流鏡的基礎上增加了 M2 和 M4 管。這種結構有兩個優(yōu)點:(1)可使得兩 MOS 管漏源電壓 VDS1=VDS3,消除溝道調制效應引起的電流誤差,得到比較精確的電流比。(2)由于共源共柵結構的輸出電阻非常大,因此提高了電流鏡的帶載能力。但電流鏡不適用于低電壓環(huán)境,該電流鏡對輸入電壓和輸出電壓的要求為式(1)。

(1)

其中,VOV 為 MOS 管的過驅動電壓,Vt 為閾值電壓。假設 MOS 管的 VOV 都設計為 0.3 V,且忽略管子的體效應,即 Vt 均為 0.7 V,則該電流鏡對輸入電壓和輸出電壓的要求為式(2)。

(2)

可見,當電源電壓 VDD 為 2 V 或更低時,輸入電壓得不到滿足,且輸出電壓的擺幅也比較小。

1.2 低壓共源共柵電流鏡

在圖 1 的基礎上適當調整:將 M3 和 M1 的柵極電壓由 M4 的漏極引入,而 M2 和 M4 的柵極由別的偏置電壓 Vb 引入,就構成了的低壓共源共柵電流鏡。該電路不僅有圖 1 所示電路的兩個優(yōu)點,還能應用于低壓環(huán)境。該電流鏡對輸入電壓和輸出電壓的要求為式(3)。

(3)

將 VOV=0.3 V,Vt=0.7 V 代入上式得式(4)。

(4)

對比式(2)和式(4),可見低壓共源共柵電流鏡一方面增大了輸入電壓范圍,另一方面也提高了輸出電壓擺幅。

為了使 M1~M4 均工作在飽和區(qū),Vb 必須滿足一定條件:首先 M4 要飽和,應滿足式(5)。

(5)

其次,M3 要飽和,應滿足式(6)。

(6)

綜合式(5)、式(6)可得 Vb 為式(7)。

(7)

由式(7)可知,當 時,即 時,Vb 有解,而該條件在現有工藝下一般都能滿足。因此 Vb 只要滿足式(6)即可。由 整理式(6)得式(8)。

(8)

因此偏置電壓 Vb 最小值一定要按照公式(8)設計,不然 M1 和 M3 易進入線性區(qū)。

該電流鏡在設計時還有一個要點要注意,為了降低 M4 的體效應,應盡量使 M4 的源極電壓較低,即 M3 的漏源電壓 VDS3 應比較小,這樣就要求 M3 管的寬長比較大。因此在設計共源共柵電流鏡時,M3 和 M4 的寬長比通常滿足以下式(9)條件。

(9)

2 低壓共源共柵電流鏡的偏置電路

低壓共源共柵的偏置電壓 Vb 一般可由三種偏置電路提供,下面詳細介紹這些電路結構。

2.1 雙輸入型共源共柵電流鏡

圖 3 中的 M5 和 M6 構成第一種偏置電路[5],此偏置電路需要再額外提供一支電 流 Iin,因此整個電流鏡的功耗會大些。圖中的 M5 和 M6 工作狀態(tài):M6 的柵極和漏極連在一起構成二極管連接方式,則始終滿足 。因此,M6 上電后工作在飽和區(qū),MOS 管飽和區(qū)的電流電壓為式(10)所示。

(10)

M5 的柵極接到 M6 的柵極,M5 的漏極接到 M6 的源級,可得 ,因此 M5 工作在線性區(qū),MOS 管線性區(qū)的電流電壓為式(11)。

(11)

偏置電路設計的目標是 ,因此可讓工作在線性區(qū)的 M5 漏源電壓為 ,工作在飽和區(qū)的 M6 漏源電壓為 ,聯立式(10)、式(11)求解,可得 M5 和 M6 寬長比的關系為式(12)。

(12)

因此在電路設計時,要保證 M5 和 M6 的寬長比滿足式(12),M5 的寬長比越小,提供的 Vb 越大。

M3、M4 和 M6 的寬長比關系要通過 Vb 來確定。由 M5、M6 提供的 Vb 為式(13)。

(13)

M4 的柵極電壓可表示為

(14)

因此只要 Vb ≥ VG4,則電流鏡能正常工作。忽略管子的體效應,聯立式(13)、式(14)可解得M3、M4 和 M6 的寬長比關系如式(15)。

(15)

2.2 倒寬長比型共源共柵電流鏡

圖 3 中的 M5、M6 可被認為 MOS 管的串聯連接,等效為一個二極管連接形式的晶體管 M7。M7 的寬長比應滿足式(16)條件。

(16)

即 M7 的寬長比 M6 小 4 倍以上,才能保證 Vb 提供足夠的偏置電壓。圖 5 所示的電路為倒寬長比型共源共柵電流鏡[6],M7 構成的偏置電路為 M2 和 M4 的柵極提供偏置電壓 Vb,在電路設計時,M3、M4 和 M7 的寬長比的關系可通過 Vb 來確定。由 M7 提供的 Vb 為式(17)。

(17)

因此,只要 Vb ≥ VG4,則電流鏡能正常工作。忽略管子的體效應,聯立式(14)和式(17)可解得M3、M4 和 M7 的寬長比關系如式(18)。

(18)

分析上式,文獻[6]中給出的關系為式(19)。

(19)

可見 M7 一般都設置為倒寬長比來保證 Vb 滿足條件。根據式(7),要滿足可得式(20)。

(20)

MOS 管處于飽和區(qū)時, 一般 VOV 為 0.2~0.5 V,而 NMOS 的 Vt 為 0.7 V 左右,因此根據式(20)可求出 n 的范圍為 1~2。

2.3 自偏置型共源共柵電流鏡

偏置電路都需要多消耗一路電流,因此在低功耗電路中就必須采用圖 6 所示的自偏置型共源共柵電流鏡[7,8]。

電路設計的關鍵是合理設置電阻 R1 的值,使得 M4 的柵極電壓比 M3 的柵極電壓高一個 VOV。R1 設置 Vb 可表示為式(21)。

(21)

將式(21)代入式(7)可求得式(22)。

(22)

當 R1 取值小于下限時,M3 將工作在線性區(qū),M4 工作在飽和區(qū);當 R1 取值大于上限時,M3 將工作在飽和區(qū),M4 工作在線性區(qū)。由于 R1 要消耗電壓 R1Iin,需要更大的 Vin,因此 R1 趨近于下限為宜。

3 仿真驗證結果

基于 0. 5μm BCD 工藝和 Spectre 軟件分別對三種偏置的共源共柵電流鏡進行仿真,將 MOS 管的過驅動電壓 VOV 設計為 0.3 V 時,各管的寬長比設置為:(W/L)1=(W/L)2=(W/L)3=(W/L)4=20μm/2μm,參考電流為 Iin=50μA。仿真的主要 3 個特性:輸出特性、電源特性、溫度特性。

3.1 輸出特性仿真

VDD=3 V 時的仿真結果,分析可知:(1)當 Vout ≥ 0.6 V 時,Iout 一直為 50μA 不變,輸出阻抗較大,輸出特性較好。(2)雙輸入型和倒寬長比型的輸出特性基本一致。

3.2 電源特性仿真

Vout=2 V,R1=10 kΩ時的仿真結果。分析可知:(1)雙輸入型和倒寬長比型的電源特性基本一致,當電源電壓 VDD 在 2 V 時,所有的 MOS 管都已進入飽和區(qū),輸出電流 Iout ≈ 50μA。(2)自偏置型的 VDD 在 2.5 V 時,輸出電流 Iout ≈ 50 μA,這是由于電阻 R1 上有 0.5 V 的壓降,因此需要的電源電壓就要高出 0.5 V。

3.3 溫度特性仿真

VDD=3 V、Vout=2 V,R1=10 kΩ 時,溫度掃描范圍為 -45~85℃ 的仿真結果,分析可知:(1)雙輸入型和倒寬長比型的 Iout ≈ 50.7μA,且基本不隨溫度變化,溫度特性良好。(2)自偏置型的 Iout 在 49.6~50 μA,且溫度每增加一度,輸出電路增加約 3 nA,產生了正溫度系數電流。

4 結語

低壓共源共柵電流鏡的三種偏置電路中,雙輸入型和倒寬長比型本質上是一致的,且溫度特性良好,更適合于低壓環(huán)境;而自偏置型由于引入的電阻具有溫度特性,因此輸出電流也具有溫度特性。雖然它要求的電源電壓要更大些,但總的功耗較低,適用于低功耗電路。
責任編輯:pj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5441

    文章

    12334

    瀏覽量

    371439
  • 電流
    +關注

    關注

    40

    文章

    7178

    瀏覽量

    138129
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    KEC-KIC7512P模擬CMOS集成電路技術手冊

    電子發(fā)燒友網站提供《KEC-KIC7512P模擬CMOS集成電路技術手冊.pdf》資料免費下載
    發(fā)表于 10-15 15:45 ?0次下載

    PDK在集成電路領域的定義、組成和作用

    PDK(Process Design Kit,工藝設計套件)是集成電路設計流程中的重要工具包,它為設計團隊提供了與特定制造工藝節(jié)點相關的設計信息。PDK 是集成電路設計和制造之間的橋梁,設計團隊依賴 PDK 來確保設計能夠在晶圓
    的頭像 發(fā)表于 09-08 09:56 ?734次閱讀

    模擬集成電路的分析與設計

    獲取完整文檔資料可下載附件哦!?。?! 如果內容有幫助可以關注、點贊、評論支持一下哦~
    發(fā)表于 08-20 16:53

    三相變壓器主要組成部分有哪些

    三相變壓器的主要組成部分包括以下幾個關鍵部分
    的頭像 發(fā)表于 05-20 13:35 ?754次閱讀
    三相變壓器主要<b class='flag-5'>組成部分</b>有哪些

    電機驅動與控制專用集成電路及應用

    的功率驅動部分。前級控制電路容易實現集成,通常是模擬數字混合集成電路。對于小功率系統,末級驅動電路
    發(fā)表于 04-24 21:30

    電機控制專用集成電路PDF版

    本書共13章。第1章緒論,介紹國內外電機控制專用集成電路發(fā)展情況,電機控制和運動控制、智能功率集成電路概況,典型閉環(huán)控制系統可以集成部分和要求。第2~7章,分別敘述直流電動機、無刷直
    發(fā)表于 04-22 17:02

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內第一次比較系統地介紹國產接口集成電路的系列、品種、特性和應用方而知識的書籍。全書共有總表、正文和附錄三部分內容??偙?/div>
    發(fā)表于 04-21 16:33

    基于運算放大器和模擬集成電路電路設計(第3版)

    內容介紹: 本文全面闡述以運算放大器和模擬集成電路為主要器件構成的電路原理、設計方法和實際應用。電路設計以實際器件為背景,對實現中的許多實際問題尤為關注。全書共分13章,包含三大部分
    發(fā)表于 04-16 14:34

    法動科技EMOptimizer解決模擬/射頻集成電路設計難題

    一直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術的模擬/射頻電路快速設計優(yōu)化軟件EMOptimizer革命性地改變和突破!
    的頭像 發(fā)表于 04-08 14:07 ?1004次閱讀
    法動科技EMOptimizer解決<b class='flag-5'>模擬</b>/射頻<b class='flag-5'>集成電路</b>設計難題

    什么是物聯網智慧路燈?智慧路燈有哪些組成部分?

    什么是物聯網智慧路燈?智慧路燈有哪些組成部分?
    的頭像 發(fā)表于 03-20 13:07 ?943次閱讀
    什么是物聯網智慧路燈?智慧路燈有哪些<b class='flag-5'>組成部分</b>?

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護和增強性能,具體來說包括以下幾個方面:防止環(huán)境因素損害:集成電路在工作過程中可能會受到靜電、
    的頭像 發(fā)表于 02-14 10:28 ?751次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    接地電阻柜的組成部分

    接地電阻柜是電力系統中的重要組成部分。它主要由電阻器、柜體、接地刀閘、電流互感器等部件組成。其核心作用在于限制電力系統發(fā)生接地故障時的接地電流,使故障電流在安全范圍內,從而保障設備與人身安全,防止因
    的頭像 發(fā)表于 02-07 15:48 ?646次閱讀

    模擬IC設計中Spectre和HSPICE仿真工具的起源、差別和優(yōu)劣勢

    本文詳細介紹了在模擬集成電路的設計與仿真領域中Spectre和HSPICE兩款仿真工具的起源、差別和優(yōu)劣勢。 在模擬集成電路的設計與仿真領域,Spectre和HSPICE是兩款具有廣泛應用的仿真工具
    的頭像 發(fā)表于 01-03 13:43 ?2507次閱讀

    集成電路測試方法與工具

    集成電路的測試是確保其質量和性能的重要環(huán)節(jié)。以下是關于集成電路測試方法與工具的介紹: 一、集成電路測試方法 非在線測量法 在集成電路未焊入
    的頭像 發(fā)表于 11-19 10:09 ?1951次閱讀

    “中國芯”產業(yè)的十年歷程和國內集成電路區(qū)域發(fā)展研究(上篇)

    的新競爭格局。區(qū)域產業(yè)發(fā)展一直是我國實現高質量發(fā)展的基本板塊和重要組成部分,對如何高水平實現區(qū)域集成電路產業(yè)的協同、持續(xù)和高質量發(fā)展具有重要意義。本文重點對2014
    的頭像 發(fā)表于 10-30 08:07 ?2157次閱讀
    “中國芯”產業(yè)的十年歷程和國內<b class='flag-5'>集成電路</b>區(qū)域發(fā)展研究(上篇)