18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

精簡指令集和復(fù)雜指令集區(qū)別

姚小熊27 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2020-08-10 11:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

精簡指令集概述

精簡指令集計算機(RISC:Reduced Instruction Set Computing RISC)是一種執(zhí)行較少類型計算機指令的微處理器,起源于80年代的MIPS主機(即RISC機),RISC機中采用的微處理器統(tǒng)稱RISC處理器。這樣一來,它能夠以更快的速度執(zhí)行操作(每秒執(zhí)行更多百萬條指令,即MIPS)。因為計算機執(zhí)行每個指令類型都需要額外的晶體管和電路元件,計算機指令集越大就會使微處理器更復(fù)雜,執(zhí)行操作也會更慢。紐約約克鎮(zhèn)IBM研究中心的John Cocke證明,計算機中約20%的指令承擔了80%的工作,于1974年,他提出RISC的概念。許多當前的微芯片都使用RISC概念。

復(fù)雜指令集概述

復(fù)雜指令集,也稱為CISC指令集,英文名是CISC,(Complex Instruction Set Computing的縮寫)。在CISC微處理器中,程序的各條指令是按順序串行執(zhí)行的,每條指令中的各個操作也是按順序串行執(zhí)行的。順序執(zhí)行的優(yōu)點是控制簡單,但計算機各部分的利用率不高,執(zhí)行速度慢。其實它是英特爾生產(chǎn)的x86系列(也就是IA-32架構(gòu))CPU及其兼容CPU,如AMD、VIA的。即使是現(xiàn)在新起的X86-64(也被稱為AMD64)都是屬于CISC的范疇。

精簡指令集和復(fù)雜指令集區(qū)別

從硬件角度來看CISC處理的是不等長指令集,它必須對不等長指令進行分割,因此在執(zhí)行單一指令的時候需要進行較多的處理工作。而RISC執(zhí)行的是等長精簡指令集,CPU在執(zhí)行指令的時候速度較快且性能穩(wěn)定。因此在并行處理方面RISC明顯優(yōu)于CISC,RISC可同時執(zhí)行多條指令,它可將一條指令分割成若干個進程或線程,交由多個處理器同時執(zhí)行。由于RISC執(zhí)行的是精簡指令集,所以它的制造工藝簡單且成本低廉。

從軟件角度來看,CISC運行的則是我們所熟識的DOS、Windows操作系統(tǒng)。而且它擁有大量的應(yīng)用程序。因為全世界有65%以上的軟件廠商都理為基于CISC體系結(jié)構(gòu)的PC及其兼容機服務(wù)的,象赫赫有名的Microsoft就是其中的一家。而RISC在此方面卻顯得有些勢單力薄。雖然在RISC上也可運行DOS、Windows,但是需要一個翻譯過程,所以運行速度要慢許多。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CISC
    +關(guān)注

    關(guān)注

    1

    文章

    31

    瀏覽量

    19972
  • 指令集
    +關(guān)注

    關(guān)注

    0

    文章

    228

    瀏覽量

    24166
  • 精簡指令集
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    2531
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    risc-v P擴展(一) P指令集簡介

    解碼、醫(yī)學(xué)成像、計算機視覺、嵌入式控制、機器人技術(shù)、人機界面等。 P指令集擴展提高了RISC-V CPU IP產(chǎn)品的DSP算法處理能力。隨著RISC-V P指令集擴展的增加,RISC-Vcpu現(xiàn)在可以以
    發(fā)表于 10-23 07:40

    RVF單精度浮點指令集擴展介紹(2)

    RVF單精度浮點指令集擴展 RVF擴展了26條浮點指令。 浮點乘加指令 浮點比較、最大最小值、轉(zhuǎn)移、符號注入、分類指令 浮點除、開方
    發(fā)表于 10-22 07:26

    RVF單精度浮點指令集擴展介紹(1)

    RVF單精度浮點指令集寄存器擴展 RVF擴展了32個獨立的浮點通用寄存器,其中0號寄存器可變。 RVF擴展了1個fcsr寄存器,存放了異常標志和動態(tài)舍入模式。 RVF擴展必須對misa csr寄存器進行一定的修改。
    發(fā)表于 10-22 06:04

    指令集P擴展的主要內(nèi)容

    1. 指令集P擴展的主要內(nèi)容 新指令的添加,在蜂鳥E203原有指令集的基礎(chǔ)上,可以添加一些新的指令,以滿足新的應(yīng)用需求;指令集擴展,在原有
    發(fā)表于 10-21 10:50

    基于蜂鳥E203架構(gòu)的指令集K擴展

    蜂鳥E203是一款基于RISC-V架構(gòu)的微處理器,其指令集包含RV32I的基本指令集,RV32M的乘法擴展指令集,以及一些常用的定點指令和控制指令
    發(fā)表于 10-21 09:38

    RISC-V核低功耗MCU指令集架構(gòu)(ISA)特點

    自由使用、修改底層指令集,降低芯片設(shè)計成本并加速定制化開發(fā)?。 靈活擴展?:支持基礎(chǔ)指令集(如RV32I/RV64I)與可選擴展模塊(如浮點運算、向量加速)的組合,開發(fā)者可根據(jù)低功耗需求裁剪冗余功能?。 二、?模塊化與精簡設(shè)計?
    的頭像 發(fā)表于 04-23 10:01 ?913次閱讀

    TMS320C54x DSP代數(shù)指令集參考,第3卷

    電子發(fā)燒友網(wǎng)站提供《TMS320C54x DSP代數(shù)指令集參考,第3卷.pdf》資料免費下載
    發(fā)表于 12-30 16:46 ?0次下載
    TMS320C54x DSP代數(shù)<b class='flag-5'>指令集</b>參考<b class='flag-5'>集</b>,第3卷

    TMS320C54x DSP助記指令集參考第2卷

    電子發(fā)燒友網(wǎng)站提供《TMS320C54x DSP助記指令集參考第2卷.pdf》資料免費下載
    發(fā)表于 12-24 16:58 ?0次下載
    TMS320C54x DSP助記<b class='flag-5'>指令集</b>參考<b class='flag-5'>集</b>第2卷

    TMS320C55x DSP代數(shù)指令集參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C55x DSP代數(shù)指令集參考指南.pdf》資料免費下載
    發(fā)表于 12-24 16:20 ?0次下載
    TMS320C55x DSP代數(shù)<b class='flag-5'>指令集</b>參考指南

    TMS320C62x DSP CPU和指令集參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C62x DSP CPU和指令集參考指南.pdf》資料免費下載
    發(fā)表于 12-17 16:24 ?0次下載
    TMS320C62x DSP CPU和<b class='flag-5'>指令集</b>參考指南

    《RISC-V 體系結(jié)構(gòu)編程與實踐(第2版)》指令集

    本書的指令集基于rv64i mafdcsiu 屬于精簡指令集。 閱讀本章可以指令集不多,都是最基礎(chǔ)的功能點。 分為6個部分 加載保存指令 跳轉(zhuǎn)指令
    發(fā)表于 12-07 18:36

    TAS3108/TAS3108IA音頻DSP指令集

    電子發(fā)燒友網(wǎng)站提供《TAS3108/TAS3108IA音頻DSP指令集.pdf》資料免費下載
    發(fā)表于 12-07 14:32 ?0次下載
    TAS3108/TAS3108IA音頻DSP<b class='flag-5'>指令集</b>

    RISC-V指令集概述

    RISC-V就是RISC的第五代指令集架構(gòu)。而RISC-V目標就是“成為一種完全開放的指令集架構(gòu),可被任何學(xué)術(shù)機構(gòu)或商業(yè)組織自由使用”。 RISC-V指令集由“基本指令集 + 擴展
    發(fā)表于 11-30 23:30

    RISC-V的指令集位寬的幾點學(xué)習(xí)心得

    ,實際上,RISC-V指令集的位寬具有更大的靈活性。 RISC-V指令集的位寬多樣性 RISC-V是一種基于精簡指令集(RISC)的開放式指令集架構(gòu)(ISA),其設(shè)計簡潔且靈活,適用于
    發(fā)表于 10-31 22:05

    學(xué)習(xí)RV32GC對比X86-32指令集的優(yōu)勢思考

    而不是像X86-32那樣使用專門的I/O指令。 X86-32 : 提供了豐富的I/O指令來進行設(shè)備輸入輸出操作。 包含了復(fù)雜的字符串處理指令集(如rep、movs、coms等),但這
    發(fā)表于 10-31 21:47