18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

GS 寄生電容的缺點(diǎn)是什么?

lhl545545 ? 來(lái)源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-08-13 11:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如下是一個(gè) NMOS 的開(kāi)關(guān)電路,階躍信號(hào) VG1 設(shè)置 DC 電平 2V,方波(振幅 2V,頻率 50Hz),T2 的開(kāi)啟電壓 2V,所以 MOS 管 T2 會(huì)以周期 T=20ms 進(jìn)行開(kāi)啟和截止?fàn)顟B(tài)的切換。

GS 寄生電容的缺點(diǎn)是什么?

首先仿真 Vgs 和 Vds 的波形,會(huì)看到 Vgs=2V 的時(shí)候有一個(gè)小平臺(tái),有人會(huì)好奇為什么 Vgs 在上升時(shí)會(huì)有一個(gè)小平臺(tái)?

MOS 管 Vgs 小平臺(tái)

帶著這個(gè)疑問(wèn),我們嘗試將電阻 R1 由 5K 改為 1K,再次仿真,發(fā)現(xiàn)這個(gè)平臺(tái)變得很小,幾乎沒(méi)有了,這又是為什么呢?

MOS 管 Vgs 小平臺(tái)有改善

為了理解這種現(xiàn)象,需要理論知識(shí)的支撐。

GS 寄生電容的缺點(diǎn)是什么?

MOS 管的等效模型

我們通??吹降?MOS 管圖形是左邊這種,右邊的稱為 MOS 管的等效模型。

其中:Cgs 稱為 GS 寄生電容,Cgd 稱為 GD 寄生電容,輸入電容 Ciss=Cgs+Cgd,輸出電容 Coss=Cgd+Cds,反向傳輸電容 Crss=Cgd,也叫米勒電容。

如果你不了解 MOS 管輸入輸出電容概念,請(qǐng)點(diǎn)擊:帶你讀懂 MOS 管參數(shù)「熱阻、輸入輸出電容及開(kāi)關(guān)時(shí)間」

米勒效應(yīng)的罪魁禍?zhǔn)拙褪敲桌针娙?,米勒效?yīng)指其輸入輸出之間的分布電容 Cgd 在反相放大的作用下,使得等效輸入電容值放大的效應(yīng),米勒效應(yīng)會(huì)形成米勒平臺(tái)。

首先我們需要知道的一個(gè)點(diǎn)是:因?yàn)?MOS 管制造工藝,必定產(chǎn)生 Cgd,也就是米勒電容必定存在,所以米勒效應(yīng)不可避免。

那米勒效應(yīng)的缺點(diǎn)是什么呢?

MOS 管的開(kāi)啟是一個(gè)從無(wú)到有的過(guò)程,MOS 管 D 極和 S 極重疊時(shí)間越長(zhǎng),MOS 管的導(dǎo)通損耗越大。因?yàn)橛辛嗣桌针娙?,有了米勒平臺(tái),MOS 管的開(kāi)啟時(shí)間變長(zhǎng),MOS 管的導(dǎo)通損耗必定會(huì)增大。

仿真時(shí)我們將 G 極電阻 R1 變小之后,發(fā)現(xiàn)米勒平臺(tái)有改善?原因我們應(yīng)該都知道了。

MOS 管的開(kāi)啟可以看做是輸入電壓通過(guò)柵極電阻 R1 對(duì)寄生電容 Cgs 的充電過(guò)程,R1 越小,Cgs 充電越快,MOS 管開(kāi)啟就越快,這是減小柵極電阻,米勒平臺(tái)有改善的原因。

那在米勒平臺(tái)究竟發(fā)生了一些什么?

以 NMOS 管來(lái)說(shuō),在 MOS 管開(kāi)啟之前,D 極電壓是大于 G 極電壓的,隨著輸入電壓的增大,Vgs 在增大,Cgd 存儲(chǔ)的電荷同時(shí)需要和輸入電壓進(jìn)行中和,因?yàn)?MOS 管完全導(dǎo)通時(shí),G 極電壓是大于 D 極電壓的。

所以在米勒平臺(tái),是 Cgd 充電的過(guò)程,這時(shí)候 Vgs 變化則很小,當(dāng) Cgd 和 Cgs 處在同等水平時(shí),Vgs 才開(kāi)始繼續(xù)上升。

我們以下右圖來(lái)分析米勒效應(yīng),這個(gè)電路圖是一個(gè)什么情況?

GS 寄生電容的缺點(diǎn)是什么?

MOS 管 D 極負(fù)載是電感加續(xù)流二極管,工作模式和 DC-DC BUCK 一樣,MOS 管導(dǎo)通時(shí),VDD 對(duì)電感 L 進(jìn)行充電,因?yàn)?MOS 管導(dǎo)通時(shí)間極短,可以近似電感為一個(gè)恒流源,在 MOS 管關(guān)閉時(shí),續(xù)流二極管給電感 L 提供一個(gè)泄放路徑,形成續(xù)流。

MOS 管的開(kāi)啟可以分為 4 個(gè)階段。

t0~t1 階段

從 t0 開(kāi)始,G 極給電容 Cgs 充電,Vgs 從 0V 上升到 Vgs(th)時(shí),MOS 管都處于截止?fàn)顟B(tài),Vds 保持不變,Id 為零。

t1~t2 階段

從 t1 后,Vgs 大于 MOS 管開(kāi)啟電壓 Vgs(th),MOS 管開(kāi)始導(dǎo)通,Id 電流上升,此時(shí)的等效電路圖如下所示,在 IDS 電流沒(méi)有達(dá)到電感電流時(shí),一部分電流會(huì)流過(guò)二極管,二極管 DF 仍是導(dǎo)通狀態(tài),二極管的兩端處于一個(gè)鉗位狀態(tài),這個(gè)時(shí)候 Vds 電壓幾乎不變,只有一個(gè)很小的下降(雜散電感的影響)。

GS 寄生電容的缺點(diǎn)是什么?

t1~t2 階段等效電路

t2~t3 階段

隨著 Vgs 電壓的上升,IDS 電流和電感電流一樣時(shí),MOS 管 D 極電壓不再被二極管 DF 鉗位,DF 處于反向截止?fàn)顟B(tài),所以 Vds 開(kāi)始下降,這時(shí)候 G 極的驅(qū)動(dòng)電流轉(zhuǎn)移給 Cgd 充電,Vgs 出現(xiàn)了米勒平臺(tái),Vgs 電壓維持不變,Vds 逐漸下降至導(dǎo)通壓降 VF。

GS 寄生電容的缺點(diǎn)是什么?

t2~t3 階段等效電路

t3~t4 階段

當(dāng)米勒電容 Cgd 充滿電時(shí),Vgs 電壓繼續(xù)上升,直至 MOS 管完全導(dǎo)通。

結(jié)合 MOS 管輸出曲線,總結(jié)一下 MOS 管的導(dǎo)通過(guò)程

t0~t1,MOS 管處于截止區(qū);t1 后,Vgs 超過(guò) MOS 管開(kāi)啟電壓,隨著 Vgs 的增大,ID 增大,當(dāng) ID 上升到和電感電流一樣時(shí),續(xù)流二極管反向截止,t2~t3 時(shí)間段,Vgs 進(jìn)入米勒平臺(tái)期,這個(gè)時(shí)候 D 極電壓不再被續(xù)流二極管鉗位,MOS 的夾斷區(qū)變小,t3 后進(jìn)入線性電阻區(qū),Vgs 則繼續(xù)上升,Vds 逐漸減小,直至 MOS 管完全導(dǎo)通。

GS 寄生電容的缺點(diǎn)是什么?

MOS 管輸出曲線
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 二極管
    +關(guān)注

    關(guān)注

    149

    文章

    10243

    瀏覽量

    175425
  • 電阻
    +關(guān)注

    關(guān)注

    88

    文章

    5705

    瀏覽量

    177448
  • MOS管
    +關(guān)注

    關(guān)注

    110

    文章

    2702

    瀏覽量

    73845
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    1.3 EMC是常規(guī)設(shè)計(jì)準(zhǔn)則的例外情況

    和問(wèn)題。工程師需要解決和分析實(shí)際的EMC問(wèn)題,就需要考慮抽象化生電感和寄生電容),元件合在實(shí)際電路中的意義和影響。例如,各元件的寄生參數(shù)(包括寄生電感和寄生電容),元件間的布
    的頭像 發(fā)表于 07-07 17:09 ?456次閱讀
    1.3 EMC是常規(guī)設(shè)計(jì)準(zhǔn)則的例外情況

    KiCad-Parasitics:KiCad 寄生參數(shù)分析插件

    工具便會(huì)計(jì)算出這兩點(diǎn)之間的直流電阻,同時(shí)還會(huì)估算出這段走線的寄生電感。 在未來(lái)的版本中,插件還將支持計(jì)算走線對(duì)地平面(ground plane)的寄生電容。 安裝方式 打開(kāi)插件內(nèi)容管理器: 沒(méi)有魔法的同學(xué)可以使用華秋國(guó)內(nèi)鏡像倉(cāng)庫(kù),詳情參考: KiCad 插件不用
    的頭像 發(fā)表于 06-25 11:14 ?1621次閱讀
    KiCad-Parasitics:KiCad <b class='flag-5'>寄生</b>參數(shù)分析插件

    如何匹配晶振的負(fù)載電容

    振的規(guī)格書(shū)中,通常會(huì)給出一個(gè)標(biāo)稱負(fù)載電容值,這個(gè)值是晶振能夠穩(wěn)定工作在標(biāo)稱頻率下的理想電容負(fù)載條件。 二、確定電路中的實(shí)際負(fù)載電容 實(shí)際電路中的負(fù)載電容由多個(gè)部分組成,主要包括PCB布
    的頭像 發(fā)表于 06-21 11:42 ?534次閱讀
    如何匹配晶振的負(fù)載<b class='flag-5'>電容</b>

    逆變器寄生電容對(duì)永磁同步電機(jī)無(wú)傳感器控制的影響

    摘要:逆變器非線性特性會(huì)對(duì)基于高頻注人法的永磁同步電機(jī)轉(zhuǎn)子位置和速度觀測(cè)產(chǎn)生影響,不利于電機(jī)的精確控制。在分析逆變器非線性特性中寄生電容效應(yīng)及其對(duì)高頻載波電流響應(yīng)影響的基礎(chǔ)上,提出了一種旨在減小此
    發(fā)表于 06-11 14:42

    面向高電容連接的低電流I-V表征測(cè)試方案

    源測(cè)量單元(SMU)可同時(shí)輸出和測(cè)量電壓、電流,廣泛用于器件與材料的I-V特性表征,尤其擅長(zhǎng)低電流測(cè)量。在測(cè)試系統(tǒng)中存在長(zhǎng)電纜或高寄生電容的情況下,部分SMU可能因無(wú)法容忍負(fù)載電容而產(chǎn)生讀數(shù)噪聲或振蕩。
    的頭像 發(fā)表于 06-04 10:19 ?794次閱讀
    面向高<b class='flag-5'>電容</b>連接的低電流I-V表征測(cè)試方案

    電源功率器件篇:變壓器寄生電容對(duì)高壓充電機(jī)輸出功率影響

    寄生電容會(huì)對(duì)充電機(jī)輸出功率產(chǎn)生顯著影響。一、變壓器寄生電容的產(chǎn)生原因?變壓器的寄生電容主要包括初級(jí)與次級(jí)繞組之間的分布電容、繞組層間電容及匝
    的頭像 發(fā)表于 05-30 12:00 ?942次閱讀
    電源功率器件篇:變壓器<b class='flag-5'>寄生電容</b>對(duì)高壓充電機(jī)輸出功率影響

    【干貨分享】電源功率器件篇:變壓器寄生電容對(duì)高壓充電機(jī)輸出功率影響

    寄生電容會(huì)對(duì)充電機(jī)輸出功率產(chǎn)生顯著影響。 一、 變壓器寄生電容的產(chǎn)生原因? 變壓器的寄生電容主要包括初級(jí)與次級(jí)繞組之間的分布電容、繞組層間電容
    發(fā)表于 05-30 11:31

    磁芯對(duì)電感寄生電容的影響

    需要完整版資料可下載附件查看哦!
    發(fā)表于 05-07 16:57

    LCR測(cè)試儀中LP(Parallel)與LS(Series)模式的區(qū)別

    一、核心差異:測(cè)量模型不同 1. LP模式(并聯(lián)模式) 將元件視為理想元件與寄生電阻并聯(lián)的模型(如電感與寄生電容并聯(lián))。 適用于高頻場(chǎng)景(通常>1MHz),此時(shí)元件寄生電容(如線圈分布電容
    的頭像 發(fā)表于 05-06 16:19 ?1588次閱讀
    LCR測(cè)試儀中LP(Parallel)與LS(Series)模式的區(qū)別

    MOSFET講解-18(可下載)

    當(dāng) Vds 電壓升高時(shí),MOSFET 寄生電容總體呈下降的。當(dāng) Vds 電壓 越低的時(shí)候,MOSFET 寄生電容越來(lái)越大,尤其是 Coss 電容。那么, 隨著電壓的升高,Coss 下降的是最快
    發(fā)表于 04-22 13:31 ?4次下載

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無(wú)論是從外部來(lái)源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過(guò)兩種方法無(wú)意中接收:寄生電容寄生電感。寄生電感相對(duì)容易理解和診斷,無(wú)論是從串?dāng)_的角度還是從板上不同部分之間看似隨機(jī)噪聲的耦
    的頭像 發(fā)表于 03-17 11:31 ?1970次閱讀
    減少PCB<b class='flag-5'>寄生電容</b>的方法

    移相全橋ZVS及ZVZCS拓?fù)浣Y(jié)構(gòu)分析

    續(xù)流態(tài)中實(shí)現(xiàn)開(kāi)關(guān)管的軟開(kāi)關(guān)。全橋移相ZVS-PWMDCIDC 變換拓?fù)渥猿霈F(xiàn)以來(lái),得到了廣泛應(yīng)用,其有如下優(yōu)點(diǎn): 1)充分利用電路中的寄生參數(shù)(開(kāi)關(guān)管的輸出寄生電容和高頻變壓器的漏感,實(shí)現(xiàn)有源開(kāi)關(guān)器件
    發(fā)表于 03-04 16:42

    CAN通信節(jié)點(diǎn)多時(shí),如何減少寄生電容和保障節(jié)點(diǎn)數(shù)量?

    導(dǎo)讀在汽車電子與工業(yè)控制等領(lǐng)域,CAN通信至關(guān)重要。本文圍繞CAN通信,闡述節(jié)點(diǎn)增多時(shí)如何減少寄生電容的策略,同時(shí)從發(fā)送、接收節(jié)點(diǎn)等方面,講解保障節(jié)點(diǎn)數(shù)量及通信可靠性的方法。如何減少寄生電容?增加
    的頭像 發(fā)表于 01-03 11:41 ?3412次閱讀
    CAN通信節(jié)點(diǎn)多時(shí),如何減少<b class='flag-5'>寄生電容</b>和保障節(jié)點(diǎn)數(shù)量?

    半大馬士革工藝:利用空氣隙減少寄生電容

    本文介紹了半大馬士革工藝:利用空氣隙減少寄生電容。 隨著半導(dǎo)體技術(shù)的不斷發(fā)展,芯片制程已經(jīng)進(jìn)入了3納米節(jié)點(diǎn)及更先進(jìn)階段。在這個(gè)過(guò)程中,中道(MEOL)金屬互聯(lián)面臨著諸多新的挑戰(zhàn),如寄生電容
    的頭像 發(fā)表于 11-19 17:09 ?2119次閱讀
    半大馬士革工藝:利用空氣隙減少<b class='flag-5'>寄生電容</b>