在FPGA程序設(shè)計的很多情形都會使用到AXI接口總線,以PCIe的XDMA應(yīng)用為例,XDMA有兩個AXI接口,分別是AXI4 Master類型接口和AXI-Lite Master類型接口,可通過M_AXI接口對數(shù)據(jù)進(jìn)行讀取操作,此時設(shè)計一個基于AXI-Slave接口的IP進(jìn)行數(shù)據(jù)傳輸操作就非常的方便。
封裝的形式并不復(fù)雜,只是略微繁瑣,接下來一步一步演示如何封裝AXI_SLAVE接口IP:
1、創(chuàng)建工程

2、選擇Create AXI4 Perpheral,點擊next
設(shè)置保存路徑,也可默認(rèn):

3、設(shè)置保存路徑:

4、設(shè)置封裝的接口類型:

5、選擇Verify Peripheral IP using AXI4 IP

6、對IP進(jìn)行修改:


在S00_AXI.v中編輯:

7、保存工程
如果不慎將初始的IP封裝界面關(guān)掉的話,在Tools下選擇Create and Package New IP,選擇Package your current project,NEXT之后選擇open(你會看到的)。
設(shè)置ID位寬,該選項主要用于outstanding傳輸:

設(shè)置數(shù)據(jù)位寬,根據(jù)需要自行設(shè)計:

如果出現(xiàn)Merge提示的話,點擊,選擇覆蓋參數(shù)。
最后選擇重新封裝IP,就得到屬于自己的AXI_SLAVE接口IP啦!
在剛剛設(shè)置的ip_repo2文件目錄下可以看到IP:

編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1650文章
22217瀏覽量
627842 -
AXI
+關(guān)注
關(guān)注
1文章
137瀏覽量
17687
發(fā)布評論請先 登錄
AXI GPIO擴(kuò)展e203 IO口簡介
關(guān)于AXI Lite無法正常握手的問題
RDMA over RoCE V2設(shè)計2:ip 整體框架設(shè)計考慮
NVMe IP之AXI4總線分析
NVMe控制器IP設(shè)計系列之接口轉(zhuǎn)換模塊
NVMe控制器IP設(shè)計之接口轉(zhuǎn)換
智多晶eSPI_Slave IP介紹
一文詳解Video In to AXI4-Stream IP核
AXI 接口設(shè)計避坑指南:AXI接口筆記
ZYNQ基礎(chǔ)---AXI DMA使用
AMBA AXI4接口協(xié)議概述

FPGA程序設(shè)計:如何封裝AXI_SLAVE接口IP
評論