18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思 PL 和 PS IBIS 模型解碼器

工程師 ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-10-15 18:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標(biāo)準(zhǔn)提供了 I/O 緩存信息規(guī)范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關(guān)如何為可編程邏輯 (PL) 和處理器系統(tǒng) (PS) 多用途 I/O (MIO) 進(jìn)行 IBIS 模型名稱解碼的指導(dǎo)信息。 本文主要分 3 個部分:

PL I/O 標(biāo)準(zhǔn)

PS MIO 標(biāo)準(zhǔn)

PS DDR I/O 標(biāo)準(zhǔn)

在這 3 個章節(jié)中包含多個解碼器表格,其中逐一細(xì)分羅列了模型名稱的每個部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標(biāo)準(zhǔn) IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執(zhí)行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標(biāo)準(zhǔn) (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅(qū)動強度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標(biāo)準(zhǔn) (IOStandard)”和“數(shù)字端接 (Digital Termination)”。

內(nèi)部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請參閱(UG571) v1.12 第 103 頁以獲取詳細(xì)信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個 IBIS 模型都包含所有模型設(shè)置。

如果模型名稱中不含某項設(shè)置,即表示此模型不支持該項設(shè)置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時鐘和 DQS 為差分信號。 單端模型分配到每個分支。

差分信號在 IBIS 文件中的“[Diff Pin]”關(guān)鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項

接口電壓:1.8V、2.5V 或 3.3V

驅(qū)動強度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對每個 IBIS 模型的驅(qū)動設(shè)置進(jìn)行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號與所有其它信號都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內(nèi)存類型的 IBIS 模型都提供了相應(yīng)的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對應(yīng)受支持的 PS DDR 技術(shù)的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1199

    瀏覽量

    42599
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1797

    瀏覽量

    132947
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5744

    瀏覽量

    120133
  • IBIS
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    20425
  • 模型
    +關(guān)注

    關(guān)注

    1

    文章

    3616

    瀏覽量

    51497
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ZYNQ PSPL數(shù)據(jù)交互方式

    ZYNQ SoC 的 PS (Processing System) 和 PL (Programmable Logic) 之間的數(shù)據(jù)交互是系統(tǒng)設(shè)計的核心。
    的頭像 發(fā)表于 10-15 10:33 ?183次閱讀
    ZYNQ <b class='flag-5'>PS</b>與<b class='flag-5'>PL</b>數(shù)據(jù)交互方式

    0.1-2.7 GHz SP4T 開關(guān),帶集成邏輯解碼器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.1-2.7 GHz SP4T 開關(guān),帶集成邏輯解碼器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.1-2.7 GHz SP4T 開關(guān),帶集成邏輯解碼器的引腳圖、接線圖、封裝手冊、中文
    發(fā)表于 08-08 18:32
    0.1-2.7 GHz SP4T 開關(guān),帶集成邏輯<b class='flag-5'>解碼器</b> skyworksinc

    0.25 - 2.15 GHz 4x2 開關(guān)矩陣,帶音調(diào)/電壓解碼器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.25 - 2.15 GHz 4x2 開關(guān)矩陣,帶音調(diào)/電壓解碼器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.25 - 2.15 GHz 4x2 開關(guān)矩陣,帶音調(diào)/電壓解碼器的引腳圖
    發(fā)表于 08-07 18:35
    0.25 - 2.15 GHz 4x2 開關(guān)矩陣,帶音調(diào)/電壓<b class='flag-5'>解碼器</b> skyworksinc

    4 x 2 開關(guān)矩陣,帶音調(diào)/電壓解碼器 250 MHz–2.15 GHz skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()4 x 2 開關(guān)矩陣,帶音調(diào)/電壓解碼器 250 MHz–2.15 GHz相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有4 x 2 開關(guān)矩陣,帶音調(diào)/電壓解碼器 250 MHz–2.15
    發(fā)表于 08-06 18:30
    4 x 2 開關(guān)矩陣,帶音調(diào)/電壓<b class='flag-5'>解碼器</b> 250 MHz–2.15 GHz skyworksinc

    Transformer架構(gòu)中解碼器的工作流程

    解碼器的作用主要是制作文本序列。與編碼類似,解碼器也配備了一組類似的子層。它具有兩個Multi-Head attention層,一個點前饋層,并且在每個子層之后都包含剩余連接和層歸一化。
    的頭像 發(fā)表于 06-10 14:32 ?702次閱讀
    Transformer架構(gòu)中<b class='flag-5'>解碼器</b>的工作流程

    CYUSB2304的IBIS型號與CYUSB330x IBIS型號相同嗎?

    您好,英飛凌支持人員, 我正在尋找 CYUSB2304 的 IBIS 模型,但只有 CYUSB330x 的 IBIS 模型可用。 CYUSB2304 的
    發(fā)表于 05-09 07:25

    IBIS模型中的Corner參數(shù)處理

    本文聚焦IBIS(I/O Buffer Information Specification)模型中的Corner(Typ/Min/Max)參數(shù)處理,系統(tǒng)分析Corner的定義規(guī)則及其對信號完整性
    的頭像 發(fā)表于 04-23 16:10 ?747次閱讀
    <b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>中的Corner參數(shù)處理

    DM5885視頻解碼器英文手冊

    電子發(fā)燒友網(wǎng)站提供《DM5885視頻解碼器英文手冊.pdf》資料免費下載
    發(fā)表于 04-02 14:42 ?1次下載

    請問如何獲得AD8000的IBIS模型?

    當(dāng)使用 AD8000 設(shè)計帶寬為 1000M 的放大器電路時,必須使用 AD8000 的 IBIS 模型進(jìn)行 SI/PI 仿真。AD8000是否有可用的IBIS型號?如果是這樣,請發(fā)送給我。如果沒有,是否有其他具有類似參數(shù)的芯片
    發(fā)表于 03-24 06:08

    IBIS模型原理和功能

    電子發(fā)燒友網(wǎng)站提供《IBIS模型原理和功能.pdf》資料免費下載
    發(fā)表于 01-21 14:43 ?0次下載
    <b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>原理和功能

    AN-715::走近IBIS模型:什么是IBIS模型?它們是如何生成的?

    電子發(fā)燒友網(wǎng)站提供《AN-715::走近IBIS模型:什么是IBIS模型?它們是如何生成的?.pdf》資料免費下載
    發(fā)表于 01-13 14:21 ?0次下載
    AN-715::走近<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>:什么是<b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>?它們是如何生成的?

    ADS5474器件頁面工具和軟件怎么是ADS5463的IBIS模型,意思是不是它和ADS5463的IBIS模型一樣?

    問下,ADS5474器件頁面工具和軟件怎么是ADS5463的IBIS模型,意思是不是它和ADS5463的IBIS模型一樣?
    發(fā)表于 01-13 06:51

    深入了解山景藍(lán)牙音頻解碼器的工作原理以及應(yīng)用領(lǐng)域

    藍(lán)牙音頻解碼器是一種用于將數(shù)字音樂解碼成模擬聲音信號的裝置。藍(lán)牙解碼器現(xiàn)在被廣泛應(yīng)用于智能手機(jī)、平板電腦和電腦等數(shù)字音樂播放設(shè)備,能夠一定程度上提高音質(zhì),讓音樂更加高保真。
    的頭像 發(fā)表于 01-08 09:39 ?1780次閱讀
    深入了解山景藍(lán)牙音頻<b class='flag-5'>解碼器</b>的工作原理以及應(yīng)用領(lǐng)域

    國芯辰| 單聲道音頻編解碼器SC2601應(yīng)用于錄音筆,替換ES8311

    國芯辰| 單聲道音頻編解碼器SC2601應(yīng)用于錄音筆,替換ES8311
    的頭像 發(fā)表于 01-07 10:33 ?978次閱讀
    國芯<b class='flag-5'>思</b>辰| 單聲道音頻編<b class='flag-5'>解碼器</b>SC2601應(yīng)用于錄音筆,替換ES8311

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28