18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog代碼編輯仿真驗(yàn)證平臺(tái)分享

FPGA之家 ? 來源:個(gè)人圖書館 ? 作者:個(gè)人圖書館 ? 2020-10-23 10:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、官方模板演示

1、首先打開

“https://hdlbits.01xz.net/wiki/Main_Page”,

打開后的界面如下圖所示,全英文顯示。如果感覺自己的英文水平欠佳,可以使用谷歌瀏覽器打開該網(wǎng)頁(yè),并選擇在線翻譯功能,翻譯的正確率還是很高的。

2、點(diǎn)擊Simulation下的 ”Run a Simulation(lcarus Verilog)“。

3、打開后的界面如下圖所示,代碼編輯框中給出了一個(gè)簡(jiǎn)單的例子。

4、點(diǎn)擊下面的“Submit(new window)“在新界面中進(jìn)行仿真

5、在新打開的界面中我們可以看到編譯的信息和仿真波形圖。

二、實(shí)例演示

雖然看完了官方的模板演示,但我們要想立刻仿真驗(yàn)證自己設(shè)計(jì)的代碼并不是那么容易,需要進(jìn)行一番摸索。下面就是大家進(jìn)行一個(gè)呼吸燈的設(shè)計(jì)實(shí)例演示。

1、學(xué)習(xí)過FPGA的朋友都知道要想對(duì)FPGA邏輯進(jìn)行仿真一定要具備兩個(gè)文件,一個(gè)是RTL代碼文件,用來綜合生成硬件電路的部分;第二個(gè)就是Testbench文件,用來驗(yàn)證RTL代碼功能的仿真文件,這兩者缺一不可。

2、根據(jù)觀察發(fā)現(xiàn)官方模板中的代碼編輯部分有兩個(gè)module,大家也都知道一個(gè).v 文件中只能有一個(gè)模塊,也就是只能有一個(gè)module,而這里面有兩個(gè),那肯定就不對(duì)了。再仔細(xì)觀察會(huì)發(fā)現(xiàn)代碼編輯區(qū)域中的上半部分就是Testbench,而下半部分則是RTL代碼,再結(jié)合仿真出的波形來更看驗(yàn)證了這個(gè)想法。原來 RTL 代碼和Testbench都寫在了一個(gè)編輯框里。

3、但是我們?cè)谔峁┑哪0逯邪l(fā)現(xiàn)一些我們平時(shí)幾乎沒有見過的新語法,如第4行的”initial `probe_start“、第6行的”`probe(clk)“、第26行的”`probe(in)“,通過模板的注釋和多次實(shí)驗(yàn)發(fā)現(xiàn)這是官方定義的一個(gè)”宏“,也就是通過這個(gè)”宏“調(diào)用“probe”探針的功能,我們不用管這個(gè)”宏“是如何定義的,我們只需要會(huì)調(diào)用就可以了。

4、將上面編寫好的Testbench代碼和RTL代碼放到一個(gè)文件中(Testbench在上面,RTL代碼在下面,僅在該平臺(tái)仿真時(shí)可以將兩種文件放在一起,在其他平臺(tái)仿真時(shí)要獨(dú)立放到兩個(gè).v文件中),然后復(fù)制粘貼到代碼編輯框中,點(diǎn)擊“Submit(new window)“執(zhí)行仿真。

5、也可以將寫好的Testbench代碼和RTL代碼放到同一個(gè).v文件中,然后點(diǎn)擊下面的代碼編輯框下面的“Upload a source file...”,在展開的界面中選擇添加.v文件后,再點(diǎn)擊”Upload and simulate”啟動(dòng)仿真。

6、仿真波形如下所示,因?yàn)榻缑婵臻g有限,拖動(dòng)波形顯示框下面的滾動(dòng)條,可以看到后面的波形顯示。

7、在波形顯示框中右擊鼠標(biāo)可以選擇保存為PNG格式或SVG格式,將完整的波形信息保存下來。

8、保存為SVG格式后的完整波形圖如下所示。

9、如果我們?cè)诘?8行處代碼設(shè)置一個(gè)錯(cuò)誤后,再點(diǎn)擊執(zhí)行仿真,此時(shí)在仿真窗口中不會(huì)顯示波形,而是提示錯(cuò)誤的內(nèi)容,將錯(cuò)誤修改后再執(zhí)行仿真即可。

10、該網(wǎng)頁(yè)還有其他更多有趣的功能,如組合邏輯代碼編寫訓(xùn)練、時(shí)序邏輯代碼編寫訓(xùn)練、單片機(jī)嵌入式仿真等等,有興趣的朋友可以自己探索,這里不再一一演示。
責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1369

    瀏覽量

    113791
  • verilog代碼
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    11520

原文標(biāo)題:學(xué)會(huì)使用Hdlbits網(wǎng)頁(yè)版Verilog代碼仿真驗(yàn)證平臺(tái)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Nucleistudio+Vivado協(xié)同仿真教程

    編譯完成后,我們會(huì)在工程目錄下發(fā)現(xiàn)生成了.verilog文件,此即為我們仿真需用到的文件,可以將改文件復(fù)制保存在tb目錄下 聯(lián)合仿真 在我們前面創(chuàng)建的Vivado工程中添加仿真
    發(fā)表于 10-23 06:22

    2025主流低代碼平臺(tái)有哪些:低代碼開發(fā)平臺(tái)選型指南指南

    在企業(yè)數(shù)字化轉(zhuǎn)型進(jìn)入深水區(qū)的當(dāng)下,低代碼開發(fā)平臺(tái)已從早期的“效率工具”升級(jí)為“核心基建”。其工程化能力、流程適配深度、技術(shù)延展性與行業(yè)積淀,直接決定了企業(yè)轉(zhuǎn)型的成效。據(jù)Gartner預(yù)測(cè),到2026
    的頭像 發(fā)表于 10-22 11:49 ?44次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在
    發(fā)表于 07-31 16:39

    康謀分享 | 基于多傳感器數(shù)據(jù)的自動(dòng)駕駛仿真確定性驗(yàn)證

    自動(dòng)駕駛仿真測(cè)試中,游戲引擎的底層架構(gòu)可能會(huì)帶來非確定性的問題,侵蝕測(cè)試可信度。如何通過專業(yè)仿真平臺(tái),在多傳感器配置與極端天氣場(chǎng)景中實(shí)現(xiàn)測(cè)試數(shù)據(jù)零差異?確定性驗(yàn)證方案已成為自動(dòng)駕駛研發(fā)的關(guān)鍵突破口!
    的頭像 發(fā)表于 07-02 13:17 ?3854次閱讀
    康謀分享 | 基于多傳感器數(shù)據(jù)的自動(dòng)駕駛<b class='flag-5'>仿真</b>確定性<b class='flag-5'>驗(yàn)證</b>

    電磁環(huán)境仿真驗(yàn)證系統(tǒng)軟件

    電磁環(huán)境仿真驗(yàn)證系統(tǒng)軟件
    的頭像 發(fā)表于 04-29 16:59 ?638次閱讀
    電磁環(huán)境<b class='flag-5'>仿真</b>與<b class='flag-5'>驗(yàn)證</b>系統(tǒng)軟件

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗(yàn)證方案

    AVM 合成數(shù)據(jù)仿真驗(yàn)證技術(shù)為自動(dòng)駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗(yàn)證。然而,如何利用
    的頭像 發(fā)表于 03-19 09:40 ?3376次閱讀
    技術(shù)分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b><b class='flag-5'>驗(yàn)證</b>方案

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語言的主要作用是幫助工程師設(shè)計(jì)、仿真驗(yàn)證集成電路(IC)和系統(tǒng)級(jí)芯片(SoC)中的硬件模塊。
    的頭像 發(fā)表于 02-17 14:20 ?2217次閱讀
    淺談<b class='flag-5'>Verilog</b>和VHDL的區(qū)別

    Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計(jì)中的應(yīng)用

    在現(xiàn)代電子設(shè)計(jì)自動(dòng)化(EDA)領(lǐng)域,Verilog作為一種硬件描述語言,已經(jīng)成為數(shù)字電路設(shè)計(jì)和驗(yàn)證的標(biāo)準(zhǔn)工具。它允許設(shè)計(jì)師以高級(jí)抽象的方式定義電路的行為和結(jié)構(gòu),從而簡(jiǎn)化了從概念到硅片的整個(gè)設(shè)計(jì)流程
    的頭像 發(fā)表于 12-17 09:53 ?1481次閱讀

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Circuit,專用集成電路)設(shè)計(jì)是一個(gè)復(fù)雜的過程,涉及到邏輯設(shè)計(jì)、綜合、布局布線、物理驗(yàn)證等多個(gè)環(huán)節(jié)。在這個(gè)過程中,Verilog被用來描述數(shù)字電路的行為和結(jié)構(gòu),進(jìn)而實(shí)現(xiàn)ASIC的設(shè)計(jì)。 具體來說
    的頭像 發(fā)表于 12-17 09:52 ?1346次閱讀

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開發(fā)指南

    Verilog測(cè)試平臺(tái)設(shè)計(jì)方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗(yàn)證Verilog設(shè)計(jì)的正確性和性能。以下是一個(gè)詳細(xì)的
    的頭像 發(fā)表于 12-17 09:50 ?1441次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風(fēng)格 VerilogVerilog 的語法更接近于 C 語言,對(duì)于有 C 語言背景的工程師來說,學(xué)習(xí)曲線較平緩。它支持結(jié)構(gòu)化編程,代碼
    的頭像 發(fā)表于 12-17 09:44 ?2417次閱讀

    如何自動(dòng)生成verilog代碼

    介紹幾種自動(dòng)生成verilog代碼的方法。
    的頭像 發(fā)表于 11-05 11:45 ?1374次閱讀
    如何自動(dòng)生成<b class='flag-5'>verilog</b><b class='flag-5'>代碼</b>

    Verilog硬件描述語言參考手冊(cè)

    一. 關(guān)于 IEEE 1364 標(biāo)準(zhǔn)二. Verilog簡(jiǎn)介三. 語法總結(jié)四. 編寫Verilog HDL源代碼的標(biāo)準(zhǔn)五. 設(shè)計(jì)流程
    發(fā)表于 11-04 10:12 ?4次下載

    Verilog語法中運(yùn)算符的用法

    verilog語法中使用以下兩個(gè)運(yùn)算符可以簡(jiǎn)化我們的位選擇代碼。
    的頭像 發(fā)表于 10-25 15:17 ?3138次閱讀
    <b class='flag-5'>Verilog</b>語法中運(yùn)算符的用法