異或門 (英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是數(shù)字邏輯中實(shí)現(xiàn)邏輯異或的邏輯門。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構(gòu)成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。即如果兩個輸入不同,則異或門輸出高電平1。
異或門邏輯表達(dá)式
雖然異或不是開關(guān)代數(shù)的基本運(yùn)算之一,但是在實(shí)際運(yùn)用中相當(dāng)普遍地使用分立的異或門。大多數(shù)開關(guān)技術(shù)不能直接實(shí)現(xiàn)異或功能,而是使用多個門組合設(shè)計(jì)。

異或門真值表

“異或邏輯”關(guān)系是指:當(dāng)兩個邏輯自變量取值相異時,函數(shù)為1;反之,當(dāng)自變量取值相同時,函數(shù)為0?;蛘哒f:當(dāng)兩個輸入信號相異時有輸出,而相同時沒有輸出。
異或門符號
異或門的常用邏輯符號如下圖所示。對異或門的任何2個信號(輸入或輸出)同時取反,而不改變結(jié)果的邏輯功能。在“圈到圈”的設(shè)計(jì)中,我們選用最能表達(dá)要實(shí)現(xiàn)的邏輯功能的符號。

異或門應(yīng)用
異或門在計(jì)算電路及數(shù)字信號傳輸?shù)募m錯電路中有著廣泛的用途。常用異或 門集成電路型號為74LS386,內(nèi)含4個二輸入端異或門電路,其引腳功能和內(nèi)部邏 輯結(jié)構(gòu)如圖所示。

責(zé)任編輯:YYX
-
邏輯門
+關(guān)注
關(guān)注
1文章
148瀏覽量
25947 -
異或門
+關(guān)注
關(guān)注
1文章
42瀏覽量
18208
發(fā)布評論請先 登錄
邏輯轉(zhuǎn)換儀一個小例子
關(guān)于多位輸入真值表的問題
【雨的FPGA筆記】基礎(chǔ)知識-------邏輯電路(1)
門電路的計(jì)算方式 門電路工作原理真值計(jì)算
【數(shù)字電路】關(guān)于邏輯異或門基礎(chǔ)知識點(diǎn)總結(jié)教程
邏輯門的特點(diǎn)總結(jié),這些細(xì)節(jié)你知道嗎?
同或門符號,同或門邏輯符號,表達(dá)式及真值表
怎么理解邏輯真值表_真值表如何推出邏輯表達(dá)式
表達(dá)式與邏輯門之間的關(guān)系

異或門基礎(chǔ)知識(邏輯表達(dá)式_真值表_符號_應(yīng)用)
評論