18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA PCB設(shè)計(jì)如何選擇傳輸介質(zhì)?

FPGA之家 ? 來源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2021-03-22 11:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:傳輸介質(zhì)的選擇,無論是PCB材料還是電纜類型,都會對系統(tǒng)性能產(chǎn)生很大的影響。盡管任何傳輸介質(zhì)在GHz頻率都是有損的,但本章提供了一些管理信號衰減的指南,以便為給定的應(yīng)用獲得最佳性能。

1.信號實(shí)際頻率

信號邊緣包含稱為諧波的頻率分量。每個諧波都是信號頻率的倍數(shù),其有效最高頻率可以由式1表示:

(式1)

其中,f單位為GHz,為信號上升時間或下降時間中的較小者。通常高速或者低速信號的劃分,可以參照式1。即高速信號不一定都是頻率很高的信號,主要和信號中包含的有效最高頻率有關(guān)。

由于PCB中的介電損耗與頻率有關(guān),因此必須確定所關(guān)注的帶寬以找到PCB的總損耗。頻率必須從工作頻率開始,并延伸至等式1中的頻率。例如,具有10ps上升時間的10Gb/s信號具有10Ghz到35Ghz的帶寬。

2.介質(zhì)損耗

電介質(zhì)中損耗的信號能量是材料特性的函數(shù)。用來描述材料的一些參數(shù)包括相對介電常數(shù)(也稱為介電常數(shù))和損耗角正切。集膚效應(yīng)也是在GHz范圍內(nèi)能量損失的一個因素。

圖1、不同材料的損耗曲線

2.1 相對介電常數(shù)

相對介電常數(shù)是測量介質(zhì)對導(dǎo)體電容的影響。相對介電常數(shù)越高,信號在PCB走線傳播的速度越慢,給定走線幾何結(jié)構(gòu)的阻抗越低。低常數(shù)幾乎總是首選。

相對介電常數(shù)

盡管在所有材料中,相對介電常數(shù)隨頻率變化,但FR4的εr隨頻率變化很大。由于εr直接影響阻抗,F(xiàn)R4走線阻抗值隨頻率的增加而擴(kuò)展。雖然在1.125 Gb/s的速度下,這個擴(kuò)展可能不重要,但在10Gb/s的速度下,它可能是一個問題。

損耗角正切

損耗角正切是一種測量電介質(zhì)沿傳輸線傳播時,有多少電磁能量損失到電介質(zhì)上的方法。較低的損耗角正切允許更多的能量以較少的信號衰減到達(dá)目的地。

隨著頻率的增加,能量損失的幅度也隨之增加,導(dǎo)致信號邊緣的最高頻率諧波受到最大的衰減。這表現(xiàn)為上升和下降時間的下降。

集膚效應(yīng)和電阻損耗

集膚效應(yīng)是電流優(yōu)先在導(dǎo)體外表面附近流動的趨勢。這主要是由于高頻信號中的磁場推動電流沿垂直方向流向?qū)w的周長。 隨著表面附近電流密度的增加,電流流過的有效橫截面積減小。由于導(dǎo)體的有效橫截面積現(xiàn)在變小,所以電阻增大。因?yàn)檫@種趨膚效應(yīng)隨著頻率的增加而更加明顯,電阻損耗隨著信號速率的增加而增加。 電阻損耗對信號的影響與損耗角正切相似。由于高次諧波的振幅減小,上升和下降時間增加,最高頻率的諧波受到的影響最大。在10Gb/s信號的情況下,使用FR4時,即使基頻也會有一定程度的衰減。 例如,在1 MHz下8 mil寬的走線的電阻約為0.06Ω/英寸,而在10Gb/s下相同的走線的電阻略高于1Ω/英寸。給定一個10英寸的走線和1.6V的電壓擺幅,160mV的電壓降是由基頻的電阻損耗引起的,不包括諧波和介電損耗中的損耗。

圖2、介電常數(shù)、板材及應(yīng)用頻率范圍選擇基底材料

材料選擇的目標(biāo)是優(yōu)化特定應(yīng)用的性能和成本。

1b678e0c-8926-11eb-8b86-12bb97331649.png

圖3、PCB原材料 FR4是最常見的PCB基板材料,通過仔細(xì)的系統(tǒng)設(shè)計(jì)提供了良好的性能。對于較長的走線長度或高信號速率,必須使用具有較低介電損耗的更昂貴的襯底材料。

基板,例如,Nelco,具有較低的介電損耗,并且在GHz范圍內(nèi)表現(xiàn)出顯著較少的衰減,因此增加了PCB的最大帶寬。在3.125Gb/s時,與FR4相比,Nelco的優(yōu)點(diǎn)是增加了電壓擺幅裕度和更長的Z走線長度。在10Gb/s的速度下,除非高速走線保持很短,否則像Nelco這樣的低損耗電介質(zhì)是必要的。

基板材料的選擇取決于高速走線的總長度和信號速率。 假設(shè)分析可以在HSPICE模擬中進(jìn)行,以評估各種基底材料。通過改變PCB基板材料的介電常數(shù)、損耗角正切等參數(shù)。對眼圖質(zhì)量的影響可以仿真,以證明使用更高成本的材料是合理的。還可以探討銅板厚度等其他參數(shù)的影響。

3.走線

3.1 走線幾何

對于任何走線,其特性阻抗取決于其層疊幾何結(jié)構(gòu)以及走線幾何結(jié)構(gòu)。在差分走線的情況下,緊耦合對之間的電感和電容耦合也決定了走線的特性阻抗。

走線的阻抗由其與附近導(dǎo)體的電感和電容耦合決定。例如,這些導(dǎo)體可以是平面、過孔、焊盤、連接器和其他走線,包括差分對中的其他緊密耦合走線?;逄匦浴?dǎo)體特性、磁鏈面積和到附近導(dǎo)體的距離決定了耦合量,從而決定了對最終阻抗的貢獻(xiàn)。 二維場解算器是解決這些復(fù)雜相互作用的必要工具,有助于計(jì)算走線的最終阻抗。它們也是驗(yàn)證現(xiàn)有走線幾何圖形的有用工具。 更寬的走線為電流流動創(chuàng)造了更大的橫截面積,并減少了高速接口中的電阻損耗。使用空間限制允許的最寬走線。因?yàn)樽呔€寬度公差是用絕對值表示的,所以較寬的走線也會使制造走線的百分比變化最小化,從而使沿傳輸線長度的阻抗控制更加嚴(yán)格。 有時,帶狀線優(yōu)于微帶線,因?yàn)樽呔€兩側(cè)的基準(zhǔn)面提供輻射屏蔽。微帶線只在一側(cè)(通過基準(zhǔn)面)被屏蔽,因?yàn)樗鼈冞\(yùn)行在最頂層或最底層,而另一側(cè)暴露在環(huán)境中。

為獲得最佳結(jié)果,建議使用2D或3D場解算器進(jìn)行驗(yàn)證。

3.2 高速收發(fā)器的走線特性阻抗設(shè)計(jì)

因?yàn)槭瞻l(fā)器使用差分信號,所以最有用的走線配置是差分邊緣耦合帶狀線和差分微帶。雖然有些背板使用差分寬帶耦合帶線配置,但不建議將其用于10Gb/s操作,因?yàn)镻和N過孔是不對稱的,并引入共模非理想性。

除少數(shù)例外,50Ω特性阻抗(Z0)用于通道中的傳輸線。通常,當(dāng)寬度/間距(W/S)比大于0.4(8 mil寬的記錄道,間隔20 mil)時,P和N信號之間的耦合會影響走線阻抗。在這種情況下,差分走線必須設(shè)計(jì)為奇數(shù)模阻抗(Z0O)為50Ω,導(dǎo)致差分阻抗(ZDIFF)為100Ω,因?yàn)閆DIFF=2 x Z0O。

同樣的W/S比也必須小于0.8,否則,對于50Ω的Z0O,走線之間的強(qiáng)耦合需要更窄、更損耗的走線。為了澄清,當(dāng)Z0O為50Ω時,需要60Ω或以下的偶數(shù)模阻抗(Z0E)。 圖4至圖7顯示了差分結(jié)構(gòu)的橫截面示例。

1bbdf922-8926-11eb-8b86-12bb97331649.png

圖4、差分邊緣耦合中心帶狀線

圖5、差分邊耦合偏移帶狀線

圖6、中心寬邊耦合帶狀線

圖7、差分微帶

一個好的印刷電路板制造商了解控制阻抗,并允許對線寬進(jìn)行微調(diào),以產(chǎn)生50Ω的Z0O。PCB制造商還提供特定PCB布局所需的參數(shù)。一些參數(shù)可以根據(jù)示例中概述的準(zhǔn)則進(jìn)行計(jì)算或仿真。盡管Z0O上±10%的公差是典型的,并且可以提供足夠的性能,但是更緊公差的額外成本會導(dǎo)致更好的信道性能。

3.3走線布線

高速串行差分走線應(yīng)以最高優(yōu)先級布線,以確保對這些關(guān)鍵走線提供最佳路徑。這減少了對彎曲和通孔的需要,并將阻抗轉(zhuǎn)換的可能性降至最低。走線必須保持筆直、簡短,并盡可能減少層疊變化。過孔的影響在后續(xù)的微分過孔中討論。 高速走線的布線必須避免靠近其他走線或其他潛在噪聲源。相鄰信號平面上的走線應(yīng)垂直運(yùn)行,以盡量減少串?dāng)_。 盡可能使用帶狀線,以及最上面和最下面的帶狀線層,以盡量減少通孔短線。規(guī)劃層疊時,這些層必須盡可能靠近頂層和底層可能。設(shè)計(jì)限制可能需要用于BGA出口路徑或從通孔到連接器傳輸或SMT焊盤的微帶線。在這種情況下,微帶線必須盡可能短。

建議使用斜接45度彎頭(與90度彎頭相反)。在90度彎曲處,走線的有效寬度發(fā)生變化,由于附加導(dǎo)體區(qū)域與基準(zhǔn)面的電容耦合,導(dǎo)致阻抗不連續(xù)。差分對的兩條走線必須長度匹配以消除偏差。歪斜在共模中產(chǎn)生不匹配,并因此降低差分電壓擺幅。

3.4 平面分割

地平面應(yīng)作為信號的參考平面,而不是噪聲較大的電源平面。每個參考平面在走線長度上應(yīng)該是連續(xù)的,因?yàn)樵谄矫娣指钌喜季€會產(chǎn)生阻抗不連續(xù)性。在這種情況下,走線的阻抗會發(fā)生變化,因?yàn)槠渑c基準(zhǔn)面的耦合在平面分割處發(fā)生突變。

圖8、PCB走線跨分割平面

3.5 回流

在平面分割上布線也會產(chǎn)生回流問題。由于介電損耗中提到的集膚效應(yīng),高速信號在走線表面附近傳輸。同時,回流也在緊耦合參考面的表面附近流動。 由于緊密耦合,回流有向原始信號傳輸走線靠近的趨勢。在平面分割時,回流不能再沿著與走線平行的同一路徑,而是必須找到另一條路徑。

平面分割會導(dǎo)致次優(yōu)的電流返回路徑,并增加電流回路面積,從而增加平面分割出走線的電感,從而改變走線的阻抗。

3.6 有損傳輸線

由于各種電路仿真器使用不同的建模實(shí)現(xiàn)(頻域和時域技術(shù)),因此檢查模型是否準(zhǔn)確反映實(shí)際損耗非常重要。一種方法是將模型與已知的已發(fā)布配置進(jìn)行比較。

4.電纜

由于沿電纜長度方向?qū)w和電介質(zhì)的物理尺寸恒定,電纜是受控阻抗傳輸線。最高質(zhì)量的電纜在這些尺寸上幾乎沒有變化,并且在高頻下具有低損耗的寬帶寬。

4.1 連接器

連接到電纜的連接器應(yīng)具有低寄生電感、低寄生電容和低串?dāng)_,以實(shí)現(xiàn)高帶寬操作。

4.2 導(dǎo)線間偏移

選擇電纜時,請查看電纜中導(dǎo)線之間的傾斜規(guī)格。如果導(dǎo)線長度不匹配,則共模中會出現(xiàn)偏移,并直接降低眼圖高度。

原文標(biāo)題:Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)(四)

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22214

    瀏覽量

    627658
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23646

    瀏覽量

    418116
  • Xinlix
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    8124

原文標(biāo)題:Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)(四)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    常見的接地策略,分別適用于不同的場景。下面為您解析兩者的核心區(qū)別及設(shè)計(jì)要點(diǎn),幫助您更好地理解如何選擇適合的接地方案。 PCB設(shè)計(jì)單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn) 一、單點(diǎn)接地與多點(diǎn)接地的定義 1. 單點(diǎn)接地 單點(diǎn)接地是指將電路中所有
    的頭像 發(fā)表于 10-10 09:10 ?369次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?389次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?398次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)如</b>何用電源去耦電容改善高速信號質(zhì)量

    PCB介質(zhì)損耗角是什么“∠”?

    作為聲波的傳播介質(zhì);在電學(xué)中,導(dǎo)體和絕緣體都可以作為電流的傳輸介質(zhì);在光學(xué)中,空氣、玻璃等物質(zhì)可以作為光的傳播介質(zhì)介質(zhì)的性質(zhì)會影響到波的傳
    發(fā)表于 04-21 10:49

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?551次閱讀

    LVDS連接器PCB設(shè)計(jì)與制造

    高速數(shù)據(jù)傳輸需求。 2、低功耗 低電壓傳輸設(shè)計(jì),減少功耗和熱量產(chǎn)生。 3、抗干擾能力強(qiáng) 差分信號傳輸有效減少共模干擾和噪聲影響。 4、體積小 節(jié)省PCB板空間,適應(yīng)緊湊型設(shè)備設(shè)計(jì)。 5
    發(fā)表于 02-18 18:18

    中興通訊的PCB設(shè)計(jì)規(guī)范

    中興通訊的PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-08 15:31 ?7次下載

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2023次閱讀

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    GHz的信號,例如時鐘信號。在實(shí)際應(yīng)用中,時鐘信號并非理想的方波,而是具有上升和下降時間的梯形波。這些高頻信號在傳輸過程中容易出現(xiàn)失真,影響系統(tǒng)的整體性能。因此,保證信號完整性在高速PCB設(shè)計(jì)中至關(guān)重要。 什么是高速信號? 高速信號通常指頻率范圍從
    的頭像 發(fā)表于 12-30 09:41 ?963次閱讀

    不可忽視!PCB設(shè)計(jì)中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性有哪些?PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導(dǎo)電路徑(線路)來實(shí)現(xiàn)信號傳輸與電源
    的頭像 發(fā)表于 12-25 14:39 ?910次閱讀

    PCB設(shè)計(jì)中的Stub天線對信號傳輸的影響

    PCB設(shè)計(jì)中,Stub(也稱為短樁線或殘樁線)對信號傳輸有以下幾個主要影響:1.容性效應(yīng)導(dǎo)致的阻抗偏低:Stub會導(dǎo)致容性效應(yīng),使得阻抗偏低,影響信道的阻抗一致性。Stub越長,阻抗降低得越多
    的頭像 發(fā)表于 12-24 17:21 ?1720次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的Stub天線對信號<b class='flag-5'>傳輸</b>的影響

    PCB設(shè)計(jì)中的Stub對信號傳輸的影響

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的Stub對信號<b class='flag-5'>傳輸</b>的影響

    PCB板厚度對信號傳輸的影響

    因?yàn)樾盘栐?b class='flag-5'>介質(zhì)中的傳播速度與其介電常數(shù)的平方根成反比。然而,過薄的PCB板可能會導(dǎo)致信號失真,影響信號的完整性和穩(wěn)定性。 2、信號衰減 PCB板的厚度也會影響信號的衰減。較厚的PCB
    的頭像 發(fā)表于 12-06 17:24 ?1561次閱讀

    PCB設(shè)計(jì)中常見的DFM問題

    作為一個PCB設(shè)計(jì)師,您需要考慮電氣、結(jié)構(gòu)以及功能的方方面面。除此之外,還得確保PCB在指定的時間內(nèi),以最低的成本且保質(zhì)保量地生產(chǎn)出來。為了滿足以上需求,必須考慮DFM(Designfor Manufacture)的因素,這也是PCB設(shè)
    的頭像 發(fā)表于 10-25 11:46 ?1980次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中常見的DFM問題

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1988次閱讀