18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于verilog的浮點乘法器實現(xiàn)

q67N_gh_b6a4c0d ? 來源:玩兒轉(zhuǎn)FPGA ? 作者:玩兒轉(zhuǎn)FPGA ? 2021-08-10 16:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

好久不見,甚是想念。在后臺看到好多朋友私信我各種問題,其中想白piao代碼的居多,為了回饋大家,今天我就奉上一段代碼,讓大家隨便使用,希望大家能順利完成項目結(jié)束996。

//Single Precision//Copyright:hjdmodule multiplier( input_a, input_b, input_a_stb, input_b_stb, output_z_ack, clk, rst, output_z, output_z_stb, input_a_ack, input_b_ack);

input clk; input rst;

input [31:0] input_a; input input_a_stb; output input_a_ack;

input [31:0] input_b; input input_b_stb; output input_b_ack;

output [31:0] output_z; output output_z_stb; input output_z_ack;

reg s_output_z_stb; reg [31:0] s_output_z; reg s_input_a_ack; reg s_input_b_ack;

reg [3:0] state; parameter get_a = 4‘d0, get_b = 4’d1, unpack = 4‘d2, special_cases = 4’d3, normalise_a = 4‘d4, normalise_b = 4’d5, multiply_0 = 4‘d6, multiply_1 = 4’d7, normalise_1 = 4‘d8, normalise_2 = 4’d9, round = 4‘d10, pack = 4’d11, put_z = 4‘d12;

reg [31:0] a, b, z; reg [23:0] a_m, b_m, z_m; reg [9:0] a_e, b_e, z_e; reg a_s, b_s, z_s; reg guard, round_bit, sticky; reg [47:0] product;

always @(posedge clk) begin

case(state)

get_a: begin s_input_a_ack 《= 1; if (s_input_a_ack && input_a_stb) begin a 《= input_a; s_input_a_ack 《= 0; state 《= get_b; end end

get_b: begin s_input_b_ack 《= 1; if (s_input_b_ack && input_b_stb) begin b 《= input_b; s_input_b_ack 《= 0; state 《= unpack; end end

unpack: begin a_m 《= a[22 : 0]; b_m 《= b[22 : 0]; a_e 《= a[30 : 23] - 127; b_e 《= b[30 : 23] - 127; a_s 《= a[31]; b_s 《= b[31]; state 《= special_cases; end

special_cases: begin //if a is NaN or b is NaN return NaN if ((a_e == 128 && a_m != 0) || (b_e == 128 && b_m != 0)) begin z[31] 《= 1; z[30:23] 《= 255; z[22] 《= 1; z[21:0] 《= 0; state 《= put_z; //if a is inf return inf end else if (a_e == 128) begin z[31] 《= a_s ^ b_s; z[30:23] 《= 255; z[22:0] 《= 0; //if b is zero return NaN if (($signed(b_e) == -127) && (b_m == 0)) begin z[31] 《= 1; z[30:23] 《= 255; z[22] 《= 1; z[21:0] 《= 0; end state 《= put_z; //if b is inf return inf end else if (b_e == 128) begin z[31] 《= a_s ^ b_s; z[30:23] 《= 255; z[22:0] 《= 0; //if a is zero return NaN if (($signed(a_e) == -127) && (a_m == 0)) begin z[31] 《= 1; z[30:23] 《= 255; z[22] 《= 1; z[21:0] 《= 0; end state 《= put_z; //if a is zero return zero end else if (($signed(a_e) == -127) && (a_m == 0)) begin z[31] 《= a_s ^ b_s; z[30:23] 《= 0; z[22:0] 《= 0; state 《= put_z; //if b is zero return zero end else if (($signed(b_e) == -127) && (b_m == 0)) begin z[31] 《= a_s ^ b_s; z[30:23] 《= 0; z[22:0] 《= 0; state 《= put_z; end else begin //Denormalised Number if ($signed(a_e) == -127) begin a_e 《= -126; end else begin a_m[23] 《= 1; end //Denormalised Number if ($signed(b_e) == -127) begin b_e 《= -126; end else begin b_m[23] 《= 1; end state 《= normalise_a; end end

normalise_a: begin if (a_m[23]) begin state 《= normalise_b; end else begin a_m 《= a_m 《《 1; a_e 《= a_e - 1; end end

normalise_b: begin if (b_m[23]) begin state 《= multiply_0; end else begin b_m 《= b_m 《《 1; b_e 《= b_e - 1; end end

multiply_0: begin z_s 《= a_s ^ b_s; z_e 《= a_e + b_e + 1; product 《= a_m * b_m; state 《= multiply_1; end

multiply_1: begin z_m 《= product[47:24]; guard 《= product[23]; round_bit 《= product[22]; sticky 《= (product[21:0] != 0); state 《= normalise_1; end

normalise_1: begin if (z_m[23] == 0) begin z_e 《= z_e - 1; z_m 《= z_m 《《 1; z_m[0] 《= guard; guard 《= round_bit; round_bit 《= 0; end else begin state 《= normalise_2; end end

normalise_2: begin if ($signed(z_e) 《 -126) begin z_e 《= z_e + 1; z_m 《= z_m 》》 1; guard 《= z_m[0]; round_bit 《= guard; sticky 《= sticky | round_bit; end else begin state 《= round; end end

round: begin if (guard && (round_bit | sticky | z_m[0])) begin z_m 《= z_m + 1; if (z_m == 24’hffffff) begin z_e 《=z_e + 1; end end state 《= pack; end

pack: begin z[22 : 0] 《= z_m[22:0]; z[30 : 23] 《= z_e[7:0] + 127; z[31] 《= z_s; if ($signed(z_e) == -126 && z_m[23] == 0) begin z[30 : 23] 《= 0; end //if overflow occurs, return inf if ($signed(z_e) 》 127) begin z[22 : 0] 《= 0; z[30 : 23] 《= 255; z[31] 《= z_s; end state 《= put_z; end

put_z: begin s_output_z_stb 《= 1; s_output_z 《= z; if (s_output_z_stb && output_z_ack) begin s_output_z_stb 《= 0; state 《= get_a; end end

endcase

if (rst == 1) begin state 《= get_a; s_input_a_ack 《= 0; s_input_b_ack 《= 0; s_output_z_stb 《= 0; end

end assign input_a_ack = s_input_a_ack; assign input_b_ack = s_input_b_ack; assign output_z_stb = s_output_z_stb; assign output_z = s_output_z;

endmodule

是不是覺得很復(fù)雜?代碼非常古老?是的,這是我n年前寫的壓箱底的東西,但是還是可以正確使用的,上一次更新是在今年4月左右吧,畢竟浮點乘法并不難,浮點加法才是讓人掉頭發(fā)。如果發(fā)現(xiàn)bug請私信或留言。還有小朋友問:test bentch呢??當(dāng)然是,下次一定。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 浮點
    +關(guān)注

    關(guān)注

    0

    文章

    31

    瀏覽量

    13651
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1369

    瀏覽量

    113808
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4925

    瀏覽量

    72473

原文標(biāo)題:來了來了,verilog的浮點乘法器實現(xiàn)

文章出處:【微信號:gh_b6a4c0db5bbe,微信公眾號:成信FPGA學(xué)堂】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    蜂鳥E203乘法器的優(yōu)化——基8的Booth編碼+Wallace樹

    考慮到蜂鳥原乘法器采用了基4的Booth編碼,之后使用迭代的方法對每個周期使用加法器對部分積進(jìn)行累加,結(jié)構(gòu)如下: 從中考慮到兩點優(yōu)化: ① Booth編碼的更改:(使用基8的Booth編碼
    發(fā)表于 10-24 07:28

    Verilog實現(xiàn)使用Booth編碼和Wallace樹的定點補碼乘法器原理

    對于有符號整數(shù)乘法操作,E203使用常用的Booth編碼產(chǎn)生部分積,然后使用迭代的方法,每個周期使用加法器對部分積進(jìn)行累加,經(jīng)過多個周期的迭代之后得到最終的乘積。其基本硬件原理圖如圖所示,從而實現(xiàn)
    發(fā)表于 10-23 08:01

    關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(二)

    不同加法樹與乘法器結(jié)合 1.傳統(tǒng)Booth算法+Wallace樹加法器 以下數(shù)據(jù)在32位寬乘法實現(xiàn)時結(jié)果供參考: 相同條件下,陣列乘法器
    發(fā)表于 10-23 07:33

    改進(jìn)wallance樹乘法器優(yōu)化方法

    周期復(fù)用加法器的部分積加和算法,我們采用了改進(jìn)的wallance樹結(jié)構(gòu)進(jìn)行部分積的快速壓縮,實現(xiàn)了單周期的乘法計算。 經(jīng)過時序分析,我們的單周期乘法器時鐘頻率可以提高至140Hz,對比
    發(fā)表于 10-23 06:37

    關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(一)

    與n位被乘數(shù)的每一位相乘,總共相乘n次得到n個結(jié)果,這n個結(jié)果排列成階梯形狀,兩兩相加得到最終結(jié)果,迭代乘法器的原理也是如此。如下圖迭代乘法器的結(jié)構(gòu)所示: 實現(xiàn)n位乘法運算的迭代
    發(fā)表于 10-23 06:09

    蜂鳥乘法器設(shè)計分享

    蜂鳥的乘法器主體設(shè)計在ALU模塊的子單元MDV模塊中,MDV模塊包括乘除法器邏輯設(shè)計,它只包含運算控制,但并不包含具體運算,它們都需要將部分積或者部分余數(shù)傳入數(shù)據(jù)通路(dpath模塊)中,從而實現(xiàn)
    發(fā)表于 10-22 08:21

    基4-Booth單周期乘法器的具體設(shè)計

    本文主要講解基4 Booth和wallace數(shù)高性能乘法器的設(shè)計,同時針對實際情況進(jìn)行了些許優(yōu)化。 基4-Booth單周期乘法器設(shè)計 針對e203的應(yīng)用場景,本隊考慮了其架構(gòu)修改所要
    發(fā)表于 10-22 08:07

    改進(jìn)型乘法器結(jié)構(gòu)設(shè)計

    的高32位??刂菩盘柨刂撇糠址e產(chǎn)生和部分積壓縮對操作數(shù)和部分積的處理,從而完成乘法器乘法運算。 譯碼模塊對乘法指令進(jìn)行譯碼,基4 Booth編碼接收控制信號對被乘數(shù)和乘數(shù)進(jìn)行符號擴(kuò)展并產(chǎn)生18個
    發(fā)表于 10-22 07:51

    蜂鳥E203乘法器改進(jìn)

    蜂鳥E203為了節(jié)約資源,乘法運算采用循環(huán)移位方式計算最終結(jié)果,這樣的乘法器需要經(jīng)過較多時鐘周期來處理數(shù)據(jù),導(dǎo)致處理數(shù)據(jù)效率較低。為了提高計算效率,這里分享一種基于流水線思想的乘法器,即采用多個
    發(fā)表于 10-22 07:28

    蜂鳥E203內(nèi)核乘法器的優(yōu)化

    乘法器的優(yōu)化實現(xiàn)一般從兩個方面入手。第一是減少生成的部分積數(shù)量,另外就是減少部分積累加的延時。 在開源的E203源碼中,32*32乘法器是利用radix-4 booth編碼產(chǎn)生部分積,每個周期做一次
    發(fā)表于 10-22 06:11

    優(yōu)化boot4乘法器方法

    優(yōu)化電路設(shè)計:在電路設(shè)計中,可以采用更快速的邏輯單元和存儲器元件,優(yōu)化關(guān)鍵路徑和信號傳輸路線,從而降低延遲,縮短乘法器的運算周期。 固定位寬:Boot4乘法器可以處理不同位寬的數(shù)據(jù),但是處理不同位寬
    發(fā)表于 10-21 12:13

    MAX2046高增益矢量乘法器技術(shù)手冊

    MAX2045/MAX2046/MAX2047低成本全集成矢量乘法器用來改變RF信號的幅值與相位。各款器件分別為UMTS (MAX2045)、DCS/PCS (MAX2046)或蜂窩/GSM (MAX2047)頻段而優(yōu)化。這些器件都具有差分RF輸入與輸出。
    的頭像 發(fā)表于 04-09 10:10 ?585次閱讀
    MAX2046高增益矢量<b class='flag-5'>乘法器</b>技術(shù)手冊

    ADL5390 RF矢量乘法器技術(shù)手冊

    ADL5390矢量乘法器由一對匹配的寬帶可變增益放大器組成,二者輸出相加,每個放大器具有單獨的線性幅度增益控制。如果兩個輸入RF信號正交,則可以將該矢量乘法器配置為矢量調(diào)制器,或?qū)⒃鲆婵刂埔_用作
    的頭像 發(fā)表于 04-09 10:02 ?615次閱讀
    ADL5390 RF矢量<b class='flag-5'>乘法器</b>技術(shù)手冊

    ADA-28F00WG乘法器Marki

    ADA-28F00WG是一種高性能的模擬乘法器,能夠?qū)蓚€輸入信號(電壓或電流)進(jìn)行乘法運算,并輸出其結(jié)果。ADA-28F00WG乘法器采用高質(zhì)量材料制造,并結(jié)合了最新的肖特基二極管和MMIC技術(shù)
    發(fā)表于 02-12 09:25

    求助,LMX2572LP參考時鐘路徑中的乘法器MULT的輸入頻率范圍問題求解

    在lmx2572LP的參考時鐘輸入路徑中,有一個乘法器MULT,其輸入頻率范圍在手冊中描述為10Mhz~40MHz。當(dāng)我在TICS Pro軟件中進(jìn)行配置時,這個乘法器提示我“Maximum
    發(fā)表于 11-08 11:36