18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何修復(fù)硬件中存在DDR4校準(zhǔn)錯(cuò)誤

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 作者:XILINX開發(fā)者社區(qū) ? 2021-09-03 09:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇博文中的分析是根據(jù)真實(shí)客戶問題撰寫的,該客戶發(fā)現(xiàn)硬件中存在 DDR4 校準(zhǔn)錯(cuò)誤,不同板以及不同構(gòu)建 (build) 之間出現(xiàn)的故障并不一致。

本篇博文旨在演示用于縮小根本原因范圍以及修復(fù)此問題的部分調(diào)試技巧。

最后,問題是由于用戶 XDC set_false_path 約束覆蓋 MIG IP 約束所導(dǎo)致的,錯(cuò)誤使用 set_false_paths 的危險(xiǎn)性由此可見一斑。

這是使用方法論報(bào)告系列博文的第 3 部分。如需閱讀本系列中的其他博文,請(qǐng)點(diǎn)擊查閱。

第1部分:時(shí)序以滿足,但硬件功能出現(xiàn)錯(cuò)誤

第2部分:方法違例對(duì)于QoR的影響

問題說明:

用戶的設(shè)計(jì)使用的是 Vivado 和 SDx 流程。此設(shè)計(jì)包含 2 個(gè) DDR4 64 位接口,運(yùn)行速度為 2000 Mbps。此設(shè)計(jì)已達(dá)成時(shí)序收斂,但在某一個(gè) DDR4 接口或者有時(shí)在 2 個(gè)接口上都會(huì)觀察到校準(zhǔn)失敗。

硬件故障與構(gòu)建有關(guān):

■成功的構(gòu)建在多個(gè)板上都成功完成

■而失敗的構(gòu)建則在多個(gè)板上都失敗

■大部分情況下其中一個(gè)接口或者 2 個(gè)接口都會(huì)發(fā)生故障

■失敗的比特因構(gòu)建而不同

調(diào)試方法:

失敗特征表明存在時(shí)序約束或 CDC 問題,因此我們使用以下步驟進(jìn)行調(diào)試。

1) 添加 ILA 并重新運(yùn)行設(shè)計(jì)實(shí)現(xiàn)?,F(xiàn)在,故障消失了,或者轉(zhuǎn)移到其它比特。

2) 使用增量實(shí)現(xiàn)流程,以保留失敗特征。

3) 向 ILA 添加流水線階段以簡化時(shí)序收斂。此測試的目標(biāo)是在失敗的階段中尋找期望的模式,以便縮小失敗的比特的范圍。

4) 嘗試 Pblock 以使 MIG IP 的布局保持彼此接近。在此情況下,失敗特征并未發(fā)生改變:

■成功完成時(shí)序收斂的接口在硬件中失敗

■未完成時(shí)序收斂的接口在硬件中則能成功完成時(shí)序收斂

根據(jù)以上結(jié)果可見,問題可能在于某些 MIG 約束被用戶或者被 Vivado 流程所覆蓋。

下一步是復(fù)查用戶的 XDC 約束。

執(zhí)行此操作時(shí),我們注意到時(shí)鐘間的 false_paths 約束是由用戶設(shè)置的。

現(xiàn)在,運(yùn)行以下建議的報(bào)告組合。關(guān)鍵的報(bào)告是 report_methodology 和 report_cdc。

■Report CDC

■Report Methodology

■Report Exception

■Report MIG set_max_delay(用于確認(rèn)這些約束是否被忽略)

根本原因分析:

MIG set_max_delay 路徑并未被忽略。

report_timing 報(bào)告了最大延遲

我們?cè)诓糠?MIG 路徑(互連結(jié)構(gòu) (fabric) 到 PHY)上發(fā)現(xiàn)了以下 CDC 嚴(yán)重警告。

現(xiàn)在,將這些路徑與 MIG 設(shè)計(jì)示例中的示例進(jìn)行比對(duì),這些示例是使用 IP integrator 流程創(chuàng)建的,且已安全完成時(shí)序收斂。

根據(jù)發(fā)現(xiàn)的結(jié)果,我們移除了用戶添加的所有 false_paths 約束,并在未重新實(shí)現(xiàn)整個(gè)設(shè)計(jì)的情況下重新報(bào)告時(shí)序。

報(bào)告顯示針對(duì) 2 個(gè) DDR4_rx/tx,在最差情況下存在超過 3ns 的時(shí)序收斂失敗,如下所示。

我們可以利用時(shí)序匯總報(bào)告 (Report Timing Summary) 的限定機(jī)制僅對(duì) MIG 接口進(jìn)行集中分析。

現(xiàn)在,我們發(fā)現(xiàn)用戶添加的 false_paths 約束導(dǎo)致從互連結(jié)構(gòu) (fabric) 到 PHY 路徑被忽略。

解決辦法:

■從目標(biāo) XDC 移除上述 false_paths 并重新運(yùn)行設(shè)計(jì)實(shí)現(xiàn)。

■設(shè)計(jì)重新恢復(fù)正常時(shí)序。

■現(xiàn)在,CDC 報(bào)告顯示先前忽略的路徑已安全達(dá)成時(shí)序收斂。

■測試硬件上的比特文件時(shí),2 個(gè) DDR4 接口都一致通過校準(zhǔn)。

結(jié)論:

請(qǐng)務(wù)必謹(jǐn)慎處理 set_false_path 約束。

此約束很容易導(dǎo)致必須達(dá)成時(shí)序收斂的路徑被忽略。在此類約束中使用通配符時(shí)或者在整個(gè)時(shí)鐘域之間設(shè)置 false_paths 時(shí),除非您確定這些時(shí)鐘域之間沒有任何路徑需達(dá)成時(shí)序收斂,否則請(qǐng)務(wù)必謹(jǐn)慎操作。操作錯(cuò)誤可能導(dǎo)致硬件故障,并導(dǎo)致調(diào)試流程難以持續(xù)且耗時(shí)冗長。

面臨在時(shí)序無錯(cuò)誤的設(shè)計(jì)上遇到硬件故障的情況時(shí),可在 Vivado 中運(yùn)行幾項(xiàng)檢查。下列檢查應(yīng)始終運(yùn)行,尤其是在布局布線之后。僅僅確認(rèn)時(shí)序無錯(cuò)是不夠的,您仍需要完成這些檢查:

1) 時(shí)鐘交互報(bào)告 (Report Clock Interaction):

提供有關(guān)設(shè)計(jì)中所有時(shí)鐘的信息。

2) 方法論報(bào)告 (Report Methodology)

如果觀察到不安全的路徑或用戶忽略的路徑,則可使用 Report Methodology 并集中解決嚴(yán)重警告。

3) CDC 報(bào)告 (Report CDC)

在此示例中,Report CDC 幫助發(fā)現(xiàn)了由于用戶約束導(dǎo)致被忽略的關(guān)鍵路徑。

將這些結(jié)果與 MIG 設(shè)計(jì)示例進(jìn)行比對(duì)有助于從設(shè)計(jì)中存在的數(shù)百萬條路徑中發(fā)現(xiàn)可疑路徑。

使用限定機(jī)制可將分析范圍縮小到選定的模塊。

4) 例外報(bào)告 (Report exception):

此報(bào)告可提供有關(guān)由于時(shí)序例外(如果有)而被忽略的路徑的信息,例如,set_false_paths 或 set_clock_groups。

一些小技巧:

對(duì)于超大型設(shè)計(jì),解析數(shù)百萬條路徑是非常困難且耗時(shí)的。

為了加速周轉(zhuǎn),可使用以下命令縮小報(bào)告范圍:

要在原理圖視圖中高亮實(shí)例,請(qǐng)執(zhí)行以下操作:

report_cdc -cells [get_selected_objects] -details -name 《cdc_report_xyz》

report_timing_summary -cells [get_selected_objects ] -name 《report_xyx》

要檢查是否已忽略 set_max delay,請(qǐng)執(zhí)行以下操作:

report_timing -from [get_pins */*/*/*/slave_rdy_cptd_sclk_reg/C] -to [get_pins */*/*/*/u_slave_rdy_cptd_sync/SYNC[*].sync_reg_reg[0]/D] -name t3

可從 MIG XDC 找到以上時(shí)序路徑?!?name”開關(guān)將在 GUI 中生成報(bào)告。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    741

    瀏覽量

    68223
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3537

    瀏覽量

    68498
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    401

    瀏覽量

    38543

原文標(biāo)題:開發(fā)者分享 | 使用方法論報(bào)告 3:時(shí)序已滿足,但硬件中存在 DDR4 校準(zhǔn)失敗

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR4價(jià)格瘋漲!現(xiàn)貨市場狂飆!

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)前段時(shí)間,三星、SK海力士、美光等DRAM大廠已計(jì)劃陸續(xù)退出部分DDR4市場,將產(chǎn)能轉(zhuǎn)向DDR5、LPDDR5和HBM。由此引發(fā)DDR4供應(yīng)鏈波動(dòng),同時(shí)在供給不足的擔(dān)憂
    的頭像 發(fā)表于 06-19 00:54 ?9345次閱讀
    <b class='flag-5'>DDR4</b>價(jià)格瘋漲!現(xiàn)貨市場狂飆!

    三星正式啟動(dòng)DDR4模組停產(chǎn)倒計(jì)時(shí),PC廠商加速轉(zhuǎn)向DDR5,供應(yīng)鏈掀搶貨潮

    三星近期已向全球 OEM 客戶發(fā)出正式函件,明確旗下 DDR4 模組將于 2025 年底進(jìn)入產(chǎn)品壽命結(jié)束(EOL)階段,最后訂購日期定于 6 月上旬,最后出貨日期則為 12 月 10 日。此次停產(chǎn)
    的頭像 發(fā)表于 10-14 17:11 ?389次閱讀

    ?TPS65295 DDR4內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    TPS65295器件以最低的總成本和最小的空間為 DDR4 內(nèi)存系統(tǒng)提供完整的電源解決方案。它符合 DDR4 上電和斷電序列要求的 JEDEC 標(biāo)準(zhǔn)。該TPS65295集成了兩個(gè)同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 09-09 14:16 ?1498次閱讀
    ?TPS65295 <b class='flag-5'>DDR4</b>內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    國產(chǎn)替代先鋒:紫光國芯SDR–DDR4全覆蓋,適配工業(yè)、電力、安防場景

    在國產(chǎn)存儲(chǔ)芯片加速替代的關(guān)鍵階段,北京貞光科技有限公司,作為紫光國芯的專業(yè)授權(quán)代理商,正將SDR到DDR4的全系列產(chǎn)品推向工業(yè)控制、電力系統(tǒng)和安防監(jiān)控等高可靠性市場。憑借穩(wěn)定的供貨能力、深入
    的頭像 發(fā)表于 09-03 16:22 ?1114次閱讀
    國產(chǎn)替代先鋒:紫光國芯SDR–<b class='flag-5'>DDR4</b>全覆蓋,適配工業(yè)、電力、安防場景

    漲價(jià)!部分DDR4DDR5價(jià)差已達(dá)一倍!

    (2GX8)內(nèi)存在6月2日的報(bào)價(jià)為5.171美元,當(dāng)時(shí)比DDR5低約8%。然而,最新報(bào)價(jià)顯示DDR4已上漲至8.633美元,不到一個(gè)月時(shí)間內(nèi)漲幅高達(dá)67%,且已經(jīng)超過DDR5的價(jià)格的4
    的頭像 發(fā)表于 06-27 00:27 ?3909次閱讀

    看點(diǎn):三星DDR4內(nèi)存漲價(jià)20% 華為與優(yōu)必選全面合作具身智能

    給大家?guī)硪恍I(yè)界資訊: 三星DDR4內(nèi)存漲價(jià)20%? 存儲(chǔ)器價(jià)格跌勢結(jié)束,在2025年一季度和第二季度,價(jià)格開始企穩(wěn)反彈。 據(jù)TrendForce報(bào)道稱,三星公司DDR4內(nèi)存開始漲價(jià),在本月
    的頭像 發(fā)表于 05-13 15:20 ?1006次閱讀

    DDR4漲價(jià)20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價(jià)達(dá)成一致。DDR4 DRAM價(jià)格平均上漲兩位數(shù)百分比;DDR5價(jià)格上漲個(gè)位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?6193次閱讀

    DDR4或年內(nèi)停產(chǎn),三大廠商引發(fā)內(nèi)存市場變局

    電子發(fā)燒友網(wǎng)綜合報(bào)道,日前,日媒報(bào)道由于DRAM內(nèi)存芯片價(jià)格持續(xù)下滑,全球三大原廠三星、SK海力士和美光計(jì)劃在2025年停產(chǎn)DDR4內(nèi)存芯片。 ? 數(shù)據(jù)顯示,2025年1月,DDR4 8Gb顆粒
    發(fā)表于 02-21 00:10 ?2389次閱讀

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報(bào)道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3和DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進(jìn)步和消費(fèi)級(jí)平臺(tái)的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?2686次閱讀

    教程!FPGA DDR4讀寫實(shí)驗(yàn)(1)

    DDR4 SDRAM(Double-Data-Rate Fourth Generation Synchronous Dynamic Random Access Memory,簡稱為 DDR4
    發(fā)表于 12-06 16:37

    DDR3、DDR4DDR5的性能對(duì)比

    DDR3、DDR4DDR5是計(jì)算機(jī)內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。以下是它們之間的性能對(duì)比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?1.6w次閱讀

    DDR4內(nèi)存適合哪些主板

    DDR4內(nèi)存適合多種類型的主板,主要取決于主板的芯片組和處理器插槽類型。以下是一些常見的支持DDR4內(nèi)存的主板: 一、Intel平臺(tái)主板 Z系列主板 : 如Z370、Z390、Z490、Z590等
    的頭像 發(fā)表于 11-29 15:03 ?1.2w次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    據(jù)傳輸速率相較于DDR4內(nèi)存有了顯著提升。DDR4內(nèi)存的標(biāo)準(zhǔn)起始速率為2133MT/s,而DDR5內(nèi)存的起始速率為4800MT/s。這意味著DDR5內(nèi)
    的頭像 發(fā)表于 11-29 14:58 ?3984次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5和DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。它是DDR4的后續(xù)產(chǎn)品,提
    的頭像 發(fā)表于 11-22 15:38 ?6548次閱讀

    如何選擇DDR內(nèi)存條 DDR3與DDR4內(nèi)存區(qū)別

    見的兩種內(nèi)存類型,它們?cè)谛阅堋⒐?、容量和兼容性等方?b class='flag-5'>存在顯著差異。 DDR3與DDR4內(nèi)存的區(qū)別 1. 性能 DDR4內(nèi)存條相較于DDR3
    的頭像 發(fā)表于 11-20 14:24 ?9845次閱讀