18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

簡單介紹一下時序和組合邏輯的一些知識

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2022-09-16 09:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從這一題開始我們將進行過程塊的學習,也就是時序和組合邏輯的一些知識,下面簡單介紹一下這方面知識:

由于數(shù)字電路是由用導線連接的邏輯門組成的,因此任何電路都可以表示為module和assign語句的某種組合。然而,有時這并不是描述電路的最方便的方式。過程塊(比如always塊)提供了一種用于替代assign語句描述電路的方法。

對于可綜合硬件,有兩種類型的 always :

組合邏輯:always@(*)
時序邏輯:always@(posedgeclk)

組合always塊相當于assign語句,因此組合電路存在兩種表達方法。選擇使用哪個主要是哪個語法更方便的問題。程序塊內(nèi)部代碼的語法與外部代碼不同。程序塊具有更豐富的語句集(例如,if-then、case),不能包含連續(xù)賦值,但是卻引入了許多新的非直觀的出錯方式。 (程序連續(xù)賦值確實存在,但與連續(xù)賦值有些不同,并且不可綜合。)

例如,assign和組合always塊描述相同的電路。兩者都創(chuàng)建了相同的組合邏輯塊。每當任何輸入(右側(cè))更改值時,兩者都會重新計算輸出。

assignout1=a&b|c^d;
always@(*)out2=a&b|c^d;

75b60436-3557-11ed-ba43-dac502259ad0.png


對于組合always塊,敏感變量列表總是使用(*)。如果把所有的輸入都列出來也是可以的,但容易出錯的(可能少列出了一個),并且在硬件綜合時會忽略您少列了一個,仍按原電路綜合。 但仿真器將會按少列一個來仿真,這導致了仿真與硬件不匹配。(在SystemVerilog中,使用always_comb)

關于 wire 與 reg 的注意事項:assign 語句的左側(cè)必須是net類型(例如,wire),而過程賦值(在 always 塊中)的左側(cè)必須是變量類型(例如,reg)。這些類型(wire vs. reg)與合成的硬件無關,只是 Verilog 用作硬件模擬語言時留下的語法。

題目說明

使用 assign 語句和組合 always 塊構建 AND 門。

75b60436-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

//synthesisverilog_input_versionverilog_2001
moduletop_module(
inputa,
inputb,
outputwireout_assign,
outputregout_alwaysblock
);

題目解析

這個題目重點是使用assign和always兩種方式描述一個AND門,整體難度不大。

moduletop_module(
inputlogica,
inputlogicb,
outputwirelogicout_assign,
outputvarlogicout_alwaysblock
);

assignout_assign=a&b;

always_comb
begin
out_alwaysblock=a&b;
end

endmodule

always_comb程序有很多好處,其中之一便是能自動推斷出完整的敏感列表。該列表是完全完整的,避免了@*推斷不完整敏感列表的極端情況。

769a6022-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

76e39b84-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 29-Alwaysblock2

阻塞性賦值和非阻塞性賦值

在Verilog中有以下三種賦值方法:

連續(xù)賦值(assign x=y;):不能在過程塊內(nèi)使用;

過程阻塞性賦值(x=y;):只能在過程塊中使用;

過程費阻塞性復制(x<=y):只能在過程塊內(nèi)使用。

在組合always塊中,使用阻塞性賦值。在時序always塊中,使用非阻塞性賦值。具體為什么對設計硬件用處不大,還需要理解Verilog模擬器如何跟蹤事件(的確是這樣,記住組合用阻塞性,時序用非阻塞性就可以了)。不遵循此規(guī)則會導致極難發(fā)現(xiàn)非確定性錯誤,并且在仿真和綜合出來的硬件之間存在差異。

題目說明

以三種方式構建異或門,使用assign語句、組合always塊和時序always塊。請注意,時序always塊產(chǎn)生的電路與其他兩個不同:有一個觸發(fā)器,因此輸出被延遲。

7727b8b4-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

//synthesisverilog_input_versionverilog_2001
moduletop_module(
inputclk,
inputa,
inputb,
outputwireout_assign,
outputregout_always_comb,
outputregout_always_ff);

題目解析

這道題難度不大,主要時區(qū)分三種方式。

moduletop_module(
inputlogicclk,
inputlogica,
inputlogicb,
outputwirelogicout_assign,
outputlogicout_always_comb,
outputlogicout_always_ff);

assignout_assign=a^b;

always_combbegin
out_always_comb=a^b;
end

always_ff@(posedgeclk)begin
out_always_ff<=?a?^?b;
????end

endmodule



775f175a-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

778b72be-3557-11ed-ba43-dac502259ad0.png

從仿真的波形圖可以看出,out_always_ff比其他兩個輸出延遲了一個時鐘周期,這就是非阻塞性賦值帶來的。

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 30-Always if

if語句通常創(chuàng)建一個2 對 1 多路復用器,如果條件為真則選擇一個輸入,如果條件為假則選擇另一個輸入。

下面給出了一個基本的if語句和其綜合出來的電路。

always@(*)begin
if(condition)begin
out=x;
end
elsebegin
out=y;
end
end

這與下面使用條件運算符連續(xù)賦值的語句是等價的:

assignout=(condition)?x:y;

但是,過程if語句使用不當可能會引入新的錯誤,只有out在所有的條件下都被賦值才會生成正確的組合電路。

題目說明

構建一個在a和b之間進行選擇的 2 對 1 多路復用器。如果sel_b1和sel_b2都為真,則選擇b 。其他情況輸出a。請使用兩種方法作答,一次使用assign賦值,一次使用if語句。

79ce78aa-3557-11ed-ba43-dac502259ad0.png

模塊端口聲明

moduletop_module(
inputa,
inputb,
inputsel_b1,
inputsel_b2,
outputwireout_assign,
outputregout_always);

題目解析

本題考查的是if語句的簡單用法,使用條件運算符作為對比,入門練習題。

moduletop_module(
inputlogica,b,
inputsel_b1,sel_b2,
outputwirelogicout_assign,
outputlogicout_always);

assignout_assign=(sel_b1&sel_b2)?b:a;

always_comb
begin
if(sel_b1&sel_b2)
out_always=b;
else
out_always=a;
end

endmodule

7a00b9fa-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

7a81dcf6-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

Problem 31-Always_if2

常見的錯誤來源:如何避免引入鎖存器

在設計電路時,必須首先具體考慮電路:

1、我想實現(xiàn)一個邏輯門;

2、我想實現(xiàn)一個具有輸入并產(chǎn)生輸出的組合邏輯塊;

3、我想實現(xiàn)一組組合邏輯,緊接著一組觸發(fā)器。

不要上來就寫代碼,這樣往往與你想象的電路相差很遠。

7aea6636-3557-11ed-ba43-dac502259ad0.png

if(cpu_overheated)thenshut_off_computer=1;
if(~arrived)thenkeep_driving=~gas_tank_empty;

除了你指定的情況以外,會發(fā)生些什么,答案是什么也不會發(fā)生,輸出保持不變。而這往往就導致了電路的錯誤,所以說語法正確的代碼不一定能產(chǎn)生合理的電路(組合邏輯+觸發(fā)器)。

輸出保持不變,這就意味著電路需要記住當前狀態(tài),從而產(chǎn)生鎖存器。組合邏輯(比如邏輯門)不能記住任何狀態(tài)。

題目說明

以下代碼包含創(chuàng)建鎖存器的不正確行為。修復錯誤~

always@(*)begin
if(cpu_overheated)
shut_off_computer=1;
end

always@(*)begin
if(~arrived)
keep_driving=~gas_tank_empty;
end
7aea6636-3557-11ed-ba43-dac502259ad0.png?

模塊端口聲明

moduletop_module(
inputcpu_overheated,
outputregshut_off_computer,
inputarrived,
inputgas_tank_empty,
outputregkeep_driving);

題目解析

這個題目的核心是修復由于各種原因在組合電路中引入的鎖存器代碼,理解了前面說的產(chǎn)生鎖存器的原因,看這個代碼還是比較好找出問題的,盡量補全if語句的條件。

moduletop_module(
inputlogiccpu_overheated,
outputlogicshut_off_computer,
inputlogicarrived,
inputlogicgas_tank_empty,
outputlogickeep_driving
);

always_combbegin
if(cpu_overheated)
shut_off_computer=1;
else
shut_off_computer=0;
end

always_combbegin
if(~arrived)
keep_driving=~gas_tank_empty;
else
keep_driving=0;
end

endmodule


7b597b98-3557-11ed-ba43-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結(jié)果:

7b8f3aa8-3557-11ed-ba43-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網(wǎng)站會對比這兩個波形,一旦這兩者不匹配,仿真結(jié)果會變紅。

這一題就結(jié)束了。

總結(jié)

今天的幾道題就結(jié)束了,整體難度不大,逐漸的在學習新知識~




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關注

    關注

    14

    文章

    1045

    瀏覽量

    86533
  • Verilog
    +關注

    關注

    30

    文章

    1369

    瀏覽量

    113808
  • 數(shù)字電路

    關注

    193

    文章

    1643

    瀏覽量

    82859
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    上電時GPIO控制的LED偶爾詭異地亮了一下

    快速上下電時,主控1.8V的GPIO控制的LED會亮一下。放久點再上電則不會異常亮。仔細排查發(fā)現(xiàn)1.8V比0.9V先上電,再深入排查發(fā)現(xiàn)快速上下電時1.8V電源的RC延時使能失效,上電時序異常,主控工作異常。
    的頭像 發(fā)表于 06-18 14:16 ?511次閱讀
    上電時GPIO控制的LED偶爾詭異地亮了<b class='flag-5'>一下</b>

    數(shù)字IC設計:方法、技巧與實踐

    了如何在RTL設計中考慮綜合和后端設計的問題;然后,給出了一些最常見的設計實例和代碼;最后,介紹了仿真的相關知識。第5章為邏輯綜合和相關技術。主要
    發(fā)表于 05-28 16:06

    極海APM32F407 uc/os3學習筆記之任務管理介紹

    最近了解了uc/os3這個操作系統(tǒng),上篇介紹了uc/os3如何正確移植到APM32F407開發(fā)板上,根據(jù)我最近學到的一些知識,這篇文章主要介紹一下
    的頭像 發(fā)表于 05-24 14:37 ?702次閱讀
    極海APM32F407 uc/os3學習筆記之任務管理<b class='flag-5'>介紹</b>

    Debian和Ubuntu哪個好一些?

    兼容性對比Debian和Ubuntu哪個好一些,并為您揭示如何通過RAKsmart服務器釋放Linux系統(tǒng)的最大潛能。
    的頭像 發(fā)表于 05-07 10:58 ?686次閱讀

    介紹一下三相組合式過電壓保護器的特點

    介紹一下三相組合式過電壓保護器的特點 1、三相組合式過電壓保護器采用氧化鋅非線性電阻和放電間隙相組合的結(jié)構,使二者互為保護。放電間隙使氧化鋅
    的頭像 發(fā)表于 04-07 11:24 ?427次閱讀

    樹莓派在自動化控制項目中的一些潛在應用

    自動化控制項目中的一些潛在應用。之前,我們已經(jīng)為Arduino平臺探討了相同的話題。我們確定Arduino是個出色的教育工具,但由于一些限制,它無法在工業(yè)環(huán)境中完全
    的頭像 發(fā)表于 03-25 09:45 ?399次閱讀
    樹莓派在自動化控制項目中的<b class='flag-5'>一些</b>潛在應用

    收藏的一些庫存,直流無刷技術+源碼+論文(建議打包)

    這也是我網(wǎng)絡上淘過來收藏的一些資料,免費跟大家起分享一下,建議下載哦,收藏不易
    發(fā)表于 03-17 20:17

    map指令簡單介紹

    當然這里寫的都是官方文檔是已經(jīng)寫過的,我簡單一下哈。
    的頭像 發(fā)表于 02-13 09:54 ?587次閱讀

    為什么你的串口總是丟一些特殊字符?

    導讀在嵌入式開發(fā)和物聯(lián)網(wǎng)應用中,Linux系統(tǒng)的串口通信至關重要。本文將簡單介紹Linux串口設備的命名規(guī)則和termios結(jié)構體,并解析終端的三種工作模式,幫助開發(fā)者更好地掌握Linux串口編程
    的頭像 發(fā)表于 02-06 13:26 ?558次閱讀
    為什么你的串口總是丟<b class='flag-5'>一些</b>特殊字符?

    誰能詳細介紹一下track-and-hold

    在運放和ADC芯片的數(shù)據(jù)手冊中經(jīng)??吹絫rack-and-hold,誰能詳細介紹一下track-and-hold?
    發(fā)表于 01-20 09:10

    “碰一下”支付背后的4G技術

    不知道你是否有留意,近期,在線下支付場景中,多了個支付寶“碰一下”支付的設備,只需要“解鎖手機—碰一下—確認”即可完成支付,對比打開付款碼支付,步驟確實更加簡潔。
    的頭像 發(fā)表于 01-03 16:27 ?4824次閱讀

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    一些常見的動態(tài)電路

    無論是模電還是數(shù)電,理論知識相對來說還是比較枯燥,各種電路原理理解清楚不算容易,換種生動形象的方式或許會增加一些趣味性,也更容易理解這些知識。下面整理了
    的頭像 發(fā)表于 11-16 09:26 ?1531次閱讀
    <b class='flag-5'>一些</b>常見的動態(tài)電路

    分享一些常見的電路

    理解模電和數(shù)電的電路原理對于初學者來說可能比較困難,但通過一些生動的教學方法和資源,可以有效地提高學習興趣和理解能力。 下面整理了一些常見的電路,以動態(tài)圖形的方式展示。 整流電路 單相橋式整流
    的頭像 發(fā)表于 11-13 09:28 ?1073次閱讀
    分享<b class='flag-5'>一些</b>常見的電路

    簡單認識邏輯電路的用途

    在數(shù)字電子的世界里,每個決策、每條指令、每次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種
    的頭像 發(fā)表于 11-01 15:44 ?873次閱讀