
CMOS集成電路的基礎(chǔ)工藝之一就是雙阱工藝,它包括兩個(gè)區(qū)域,即n-MOS和p-MOS 有源區(qū),分別對(duì)應(yīng)p阱和N阱,如圖所示。在進(jìn)行阱注入時(shí),產(chǎn)業(yè)內(nèi)的主流技術(shù)多數(shù)采用倒摻雜技術(shù)來(lái)調(diào)節(jié)晶體管的電學(xué)特性,即首先采用高能量、大劑量的離子注入,注入的深度約為 1um,注入?yún)^(qū)域與阱相同,隨后通過(guò)大幅降低注入能量及劑量,控制注入深度和摻雜剖面。阱的注入摻雜不僅可以調(diào)節(jié)晶體管的閾值電壓,也可以解決CMOS 電路常見(jiàn)的一些問(wèn)題,如閂鎖效應(yīng)和其他可靠性問(wèn)題。

雙阱 CMOS 工藝是當(dāng)前集成電路的標(biāo)準(zhǔn)工藝之一,它最初是在 n-MOS工藝和 p-MOS 工藝的基礎(chǔ)上發(fā)展起來(lái)的。早期的雙阱 CMOS 工藝沒(méi)有高能量大劑量的注入,只是用中能量和中劑量離子注入n阱和p阱的區(qū)域,然后熱退火形成獨(dú)立的n阱和p阱。隨著離子注入技術(shù)的發(fā)展,高能量大劑量的注入不再成為離子注入的難題,并且高能量大劑量的注入形成的倒置阱效果很明顯,所以才逐步形成現(xiàn)在的標(biāo)準(zhǔn)雙阱工藝。雙阱工藝常見(jiàn)的基本制造步驟是先制作n阱,包括犧牲氧化層生長(zhǎng),n阱區(qū)域光刻,n阱注入,然后退火;p阱的形成與其類似。確定雙阱工藝的基本條件是確保器件電學(xué)特性滿足要求,包括阱之間的擊穿電壓、有效的電學(xué)隔離、避免閂鎖效應(yīng)、合適的閾值電壓等。另外,襯底材料的摻雜情況也對(duì)阱的形成條件有很大影響。
審核編輯 :李倩
-
CMOS
+關(guān)注
關(guān)注
58文章
6101瀏覽量
241061 -
電路
+關(guān)注
關(guān)注
173文章
6058瀏覽量
176998 -
工藝
+關(guān)注
關(guān)注
4文章
702瀏覽量
30015
發(fā)布評(píng)論請(qǐng)先 登錄
中宇聯(lián)持續(xù)深化與阿里云Well-Architected卓越架構(gòu)合作,共筑企業(yè)智能升級(jí)基石
逆向阱技術(shù)的精密構(gòu)建
一文詳解干法刻蝕工藝
Bi-CMOS工藝解析
半導(dǎo)體芯片制造中倒摻雜阱工藝的特點(diǎn)與優(yōu)勢(shì)
功率模塊封裝工藝
IGBT模塊的環(huán)氧灌封膠應(yīng)用工藝介紹
請(qǐng)問(wèn)DAC7731的數(shù)字部分是bipolar工藝還是cmos工藝?
源漏離子注入工藝的制造流程

模塊工藝——雙阱工藝(Twin-well or Dual-Well)
評(píng)論