HMC987LP5E 1:9扇出緩沖器設計用于低噪聲時鐘分配。該器件旨在生成上升/下降時間小于100 ps的相對方波輸出。HMC987LP5E具有低偏斜和抖動輸出以及快速上升/下降時間,從而可以控制混頻器、ADC/DAC或SERDES器件等下游電路的低噪聲開關功能。這些應用中,當時鐘網絡帶寬足夠寬并允許方波切換時,噪底尤為重要。HMC987LP5E的輸出以2 GHz驅動,其噪底為-166 dBc/Hz,相當于0.6 asec/rtHz抖動密度,或8 GHz帶寬內的50 fs。
輸入級可單端或差分驅動,可采用多種信號格式(CML、LVDS、LVPECL或CMOS),以及交流或直流耦合。輸入級同樣具有可調輸入阻抗。該器件集成帶有可調擺幅/功率電平的8路LVPECL輸出和1路CML輸出,步進為3 dB。

各輸出級可以通過硬件控制引腳或串行端口接口的控制使能或禁用,以便在不需要時節(jié)省電能。
應用
SONET、光纖通道、GigE時鐘分配
ADC/DAC時鐘分配
低偏斜和抖動時鐘或數(shù)據(jù)扇出
無線/有線通信
電平轉換
高性能儀器儀表
醫(yī)療成像
單端至差分轉換
審核編輯 :李倩
-
緩沖器
+關注
關注
6文章
2168瀏覽量
48293 -
時鐘
+關注
關注
11文章
1947瀏覽量
134177 -
低噪聲
+關注
關注
0文章
456瀏覽量
24321
原文標題:HMC987 3.3V低噪聲1:9扇出緩沖器,DC - 8 GHz
文章出處:【微信號:兆億微波,微信公眾號:兆億微波】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時鐘緩沖器數(shù)據(jù)手冊
LMK00101 超低抖動LVCMOS扇出緩沖器/電平轉換器技術手冊
?LMK00105 超低抖動LVCMOS扇出緩沖器與電平轉換器技術文檔總結
?CDCUN1208LP 2:8扇出緩沖器技術文檔總結
HMC1113LP5E GaAs MMIC I/Q下變頻器技術手冊
HACP1216QN型低抖動LVPECL時鐘緩沖器產品說明書
HACP1208QN型低抖動LVPECL時鐘緩沖器產品說明書
HACP1204QN型低抖動LVPECL時鐘緩沖器產品說明書
74AVC1T1022 1至4扇出緩沖器規(guī)格書
74AVC1T1004 1至4扇出緩沖器規(guī)格書

HMC987LP5E 1:9扇出緩沖器設計用于低噪聲時鐘分配
評論