1 運(yùn)行平臺(tái)
硬件:CRD500數(shù)字信號(hào)處理板
系統(tǒng):win7/64;win7/32;win10/64
軟件:Quartus/ModelSimSE/Verilog/Matlab
2 主要功能及性能指標(biāo)
3.2.1主要功能
1)產(chǎn)生基帶原始數(shù)據(jù)
2)幀同步信號(hào)提取
3.2.2主要性能指標(biāo)
1) 發(fā)送端
系統(tǒng)時(shí)鐘:50MHz
基帶數(shù)據(jù)碼率:195.3125kbps
數(shù)據(jù)內(nèi)容:幀長(zhǎng)16位,幀同步字長(zhǎng)7位,同步字為1011000
2) 接收端
系統(tǒng)時(shí)鐘:發(fā)送端送來(lái)的數(shù)據(jù)時(shí)或信號(hào),195.3125kbps
同步方式:具有搜索、校驗(yàn)、同步三種狀態(tài):幀長(zhǎng)、幀同步字、搜索容錯(cuò)位數(shù)、校核容錯(cuò)位數(shù)、同步容錯(cuò)位數(shù)可通過(guò)修改程序參數(shù)快速設(shè)置。
3 程序結(jié)構(gòu)框圖說(shuō)明
幀同步電路系統(tǒng)主要由基帶數(shù)據(jù)生成模塊(pcm.v)、幀同步模塊(FrameSync.v)模塊組成。
基帶數(shù)據(jù)生成模塊生成的原始數(shù)據(jù)(1.5625Mbps)送至開(kāi)發(fā)板上擴(kuò)展口,經(jīng)短接線由第35腳送回FPGA芯片;數(shù)據(jù)生成的同步時(shí)鐘信號(hào)也經(jīng)擴(kuò)展口硬件環(huán)回至幀同步模塊。為便于測(cè)試環(huán)路同步及失步狀態(tài),輸入端設(shè)計(jì)了一個(gè)數(shù)據(jù)選擇控制邏輯,通過(guò)按鍵控制輸入數(shù)據(jù)。
審核編輯:劉清
-
接收器
+關(guān)注
關(guān)注
15文章
2598瀏覽量
75711 -
FPGA芯片
+關(guān)注
關(guān)注
3文章
249瀏覽量
40729 -
時(shí)鐘信號(hào)
+關(guān)注
關(guān)注
4文章
491瀏覽量
29608 -
CRD
+關(guān)注
關(guān)注
0文章
14瀏覽量
4195
原文標(biāo)題:插值法幀同步(Quartus/Verilog/CRD500)
文章出處:【微信號(hào):杜勇FPGA,微信公眾號(hào):杜勇FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案

什么是線性插值?一維線性插值和雙線性插值在BMS開(kāi)發(fā)中的應(yīng)用

FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)
FPGA設(shè)計(jì)中幀同步系統(tǒng)的實(shí)現(xiàn)
插值濾波器設(shè)計(jì)-明德?lián)P至簡(jiǎn)設(shè)計(jì)與應(yīng)用FPGA
拔插法與替換法簡(jiǎn)析
一種基于插值算法符號(hào)同步的硬件設(shè)計(jì)
一種改進(jìn)的線性圖像插值算法
鼠標(biāo)HID例程(中)簡(jiǎn)析
插值法幀同步ISE/Verilog/CXD301介紹
插值法幀同步(ISE/Verilog/CXD301)
插值法幀同步解析
基于事件相機(jī)的統(tǒng)一幀插值與自適應(yīng)去模糊框架(REFID)

評(píng)論