18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)時(shí)如何防止阻焊漏開窗?

aMRH_華強(qiáng)P ? 來源:未知 ? 2023-02-10 15:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ac7ce2b4-a910-11ed-bfe3-dac502259ad0.png

PCB的阻焊層(solder mask),是指印刷電路板子上要上綠油的部分。阻焊開窗的位置是不上油墨的,露出來的銅做表面處理后焊接元器件的位置,不開窗的位置都是印上油墨的防止線路氧化、漏電。

ac89cb28-a910-11ed-bfe3-dac502259ad0.png

PCB阻焊層開窗的個(gè)原因

1.孔焊盤開窗:插件孔焊盤都需要開窗,開窗了才能焊接元器件,不開窗焊接的位置會(huì)被油墨蓋住,導(dǎo)致器件引腳無法焊接。 2.PAD焊盤開窗:開窗的位置就是貼片的位置,需要貼片焊接元器件,如果要焊接的位置不開窗,會(huì)被油墨蓋住,等于沒有焊盤。 3.大銅面開窗:有時(shí)候需要在不增加PCB走線寬度的情況下提高該走線通過大電流的能力,通常是在PCB走線上鍍錫,所以需要鍍錫的位置需要開窗處理。

阻焊開窗為什么要比線路的PAD大

一般開窗比線路焊盤大,如果阻焊開窗區(qū)域面積跟焊盤一樣大,由于PCB生產(chǎn)制造的公差,就無法避免阻焊綠油覆蓋到焊盤上,所以一般為了兼顧板廠的工藝偏差,我們都要讓阻焊開窗區(qū)域比實(shí)際焊盤擴(kuò)大一定的尺寸,按照一般板廠的生產(chǎn)公差,建議大整體4-6mil(0.1-0.15mm)。

ac96215c-a910-11ed-bfe3-dac502259ad0.png

阻焊漏開窗的原因

acb5dd9e-a910-11ed-bfe3-dac502259ad0.png

01

輸出Gerber漏開窗

acc7a07e-a910-11ed-bfe3-dac502259ad0.gif ?在設(shè)計(jì)工程師layout過程中,誤操作或?qū)?/span>Gerber文件輸出設(shè)置有誤。阻焊層輸出時(shí)沒有勾選開窗焊盤,導(dǎo)致輸出Gerber阻焊層漏開窗。 acd66cd0-a910-11ed-bfe3-dac502259ad0.png ?

02

封裝設(shè)計(jì)阻焊層無開窗

acc7a07e-a910-11ed-bfe3-dac502259ad0.gif 在做pcb封裝時(shí),設(shè)置錯(cuò)誤的原因?qū)е吕L制的封裝沒有開窗。解決辦法是做好焊盤,只需要在焊盤棧特性對(duì)話框下的形狀、尺寸、層里點(diǎn)擊添加solder mask top(或者bottom),然后修改好solder mask的形狀,即實(shí)現(xiàn)了pad的開窗。 ad36ea7e-a910-11ed-bfe3-dac502259ad0.png ?

03

軟件版本兼容性導(dǎo)致漏開窗

ad4691a4-a910-11ed-bfe3-dac502259ad0.gif

EDA軟件的版本眾多,由于設(shè)計(jì)工程師layout時(shí)使用了高版本的AD軟件,焊盤是使用Track畫出來的,在傳統(tǒng)的低版本中是走線的意思,一般Track是不會(huì)有阻焊開窗的。但是在高版本AD中新增了一個(gè)功能,就是給予了Track特殊屬性,因此高版本輸出Gerber有開窗,低版本無開窗,導(dǎo)致輸出的Gerber文件漏開窗。 ad5a2dfe-a910-11ed-bfe3-dac502259ad0.png ?

04

孔屬性錯(cuò)誤導(dǎo)致漏開窗

acc7a07e-a910-11ed-bfe3-dac502259ad0.gif

AD軟件里面添加焊盤時(shí)有PADVIA添加方式,PAD為焊盤,VIA為過孔。如果需要開窗焊接的使用VIA添加,在制版過程中過孔蓋油需取消開窗。此時(shí),所有VIA屬性的開窗全部取消掉了,要開窗焊接的VIA屬性的就會(huì)漏開窗。 ad7f6c0e-a910-11ed-bfe3-dac502259ad0.png

05

修改文件導(dǎo)致漏開窗

acc7a07e-a910-11ed-bfe3-dac502259ad0.gif

在更新迭代升級(jí)過程中經(jīng)過多次改版,或者某些抄板文件在通過圖片繪制過程中,可能會(huì)因?yàn)檎`操作導(dǎo)致誤刪設(shè)計(jì)文件開窗,因此設(shè)計(jì)文件漏開窗無法焊接。

ada20da4-a910-11ed-bfe3-dac502259ad0.png

結(jié)語:綜上,為避免阻焊漏開窗現(xiàn)象的出現(xiàn),我們?cè)?a target="_blank">PCB設(shè)計(jì)時(shí)嚴(yán)格執(zhí)行相關(guān)標(biāo)準(zhǔn),包括孔定義與器件放置規(guī)定等;同時(shí),對(duì)于提供的設(shè)計(jì)文件,如Gerber文件,需進(jìn)行必要的檢查,避免文件出現(xiàn)問題。

當(dāng)然,更簡(jiǎn)單的方法是用華秋DFM去分析我們?cè)O(shè)計(jì)的PCB文檔,不僅能快速檢測(cè)出漏開窗的問題,還能進(jìn)行全面的PCB裸板分析、阻抗計(jì)算、PCBA裝配分析、價(jià)格交期評(píng)估等,滿足工程師多場(chǎng)景需求。

華秋DFM軟件下載地址(復(fù)制到瀏覽器下載):https://dfm.elecfans.com/uploads/software/promoter/hqdfm_hqdl?.zip

領(lǐng)取后PC端打開可查看


原文標(biāo)題:PCB設(shè)計(jì)時(shí)如何防止阻焊漏開窗?

文章出處:【微信公眾號(hào):華秋電路】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 華秋電路
    +關(guān)注

    關(guān)注

    5

    文章

    115

    瀏覽量

    9363

原文標(biāo)題:PCB設(shè)計(jì)時(shí)如何防止阻焊漏開窗?

文章出處:【微信號(hào):華強(qiáng)PCB,微信公眾號(hào):華強(qiáng)PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    線路板焊工藝對(duì)PCB的可靠性有何影響?

    特性。高頻電路中,層厚度偏差10μm可導(dǎo)致50Ω?jìng)鬏斁€阻抗波動(dòng)±3Ω,反射損耗差異達(dá)5dB?。激光開窗工藝能將尺寸偏差控制在0.05mm以內(nèi),提升10Gbps信號(hào)眼圖張開度40%?。 絕緣防護(hù)?
    的頭像 發(fā)表于 08-26 15:21 ?301次閱讀

    如何從PCB盤移除層和錫膏層

    使用盤屬性中 Solder Mask Expansion 的 “ Tented ” 選項(xiàng):該選項(xiàng)會(huì)移除所有層,導(dǎo)致盤頂層 / 底層的
    的頭像 發(fā)表于 07-22 18:07 ?3952次閱讀
    如何從<b class='flag-5'>PCB</b><b class='flag-5'>焊</b>盤移除<b class='flag-5'>阻</b><b class='flag-5'>焊</b>層和錫膏層

    什么是SMD&amp;NSMD,怎么區(qū)分呢?

    Pattern),開窗盤小,F(xiàn)PC中俗稱壓PAD設(shè)計(jì)。 2)NSMD盤: 銅箔定義
    發(fā)表于 07-20 15:42

    PCB設(shè)計(jì)中過孔為什么要錯(cuò)開盤位置?

    PCB設(shè)計(jì)中,過孔(Via)錯(cuò)開盤位置(即避免過孔直接放置在盤上)是出于電氣性能、工藝可靠性及信號(hào)完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量
    的頭像 發(fā)表于 07-08 15:16 ?515次閱讀

    求教!BGA板子開窗怎么處理比較好?

    今天一個(gè)BGA板子開窗沒處理好,導(dǎo)致連錫… 出光繪文件時(shí),忘記蓋油了! 各位大佬們有啥好方法推薦避坑的呀?
    發(fā)表于 06-05 20:07

    PCB橋脫落與LDI工藝

    本文對(duì)貼片廠貼回來的電路板出現(xiàn)芯片引腳間的連錫問題、PCB板(電路板)的橋脫落有一定意義,特別是做電子產(chǎn)品的工程師強(qiáng)烈建議閱讀、而對(duì)于個(gè)人DIY的電子玩家也可以了解這些概念。 ? 1.
    的頭像 發(fā)表于 05-29 12:58 ?864次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻</b><b class='flag-5'>焊</b>橋脫落與LDI工藝

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?6305次閱讀
    Altium Designer中<b class='flag-5'>PCB設(shè)計(jì)</b>規(guī)則設(shè)置

    提升焊接可靠性!PCB盤設(shè)計(jì)標(biāo)準(zhǔn)與規(guī)范詳解

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)盤設(shè)計(jì)標(biāo)準(zhǔn)是什么?PCB設(shè)計(jì)盤設(shè)計(jì)標(biāo)準(zhǔn)規(guī)范。在電子制造領(lǐng)域,盤設(shè)計(jì)是
    的頭像 發(fā)表于 03-05 09:18 ?3959次閱讀

    pcb設(shè)計(jì)時(shí)注意事項(xiàng)

    前期準(zhǔn)備 ? PCB設(shè)計(jì)前要與原理設(shè)計(jì)、可靠性設(shè)計(jì)、電磁兼容設(shè)計(jì)、工藝結(jié)構(gòu)溝通, 確 定PCB整體的外圍結(jié)構(gòu)和接口布局。 ? 與原理設(shè)計(jì)確認(rèn)PCB網(wǎng)表和器件封裝。 布局 ? 將PCB網(wǎng)
    發(fā)表于 12-26 16:51

    PCB過孔的開窗,蓋油,塞油到底是什么意思?廠家EQ該怎么回復(fù)?

    發(fā)給硬件工程師,我們經(jīng)常遇到的問題就是關(guān)于過孔開窗,蓋油,塞油了,那么我們?cè)撊绾胃鶕?jù)我們的設(shè)計(jì)選擇這三種過孔工藝呢? ? Part 02 過孔開窗,蓋油,塞油說明 1.過孔開窗 是在PCB
    的頭像 發(fā)表于 12-13 08:14 ?1.4w次閱讀
    <b class='flag-5'>PCB</b>過孔的<b class='flag-5'>開窗</b>,蓋油,塞油到底是什么意思?廠家EQ該怎么回復(fù)?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADC在PCB設(shè)計(jì)時(shí),要進(jìn)行嚴(yán)格的阻抗匹配么
    發(fā)表于 12-06 06:50

    精密ADS1263在PCB設(shè)計(jì)時(shí)芯片底部需要鋪銅接地嗎?

    精密ADC ADS1263在PCB設(shè)計(jì)時(shí),芯片底部需要鋪銅接地嗎?
    發(fā)表于 11-28 08:33

    PCB設(shè)計(jì)時(shí)別忽視,這11個(gè)細(xì)節(jié)!

    注意寬度。 蛇形路由設(shè)計(jì) 6、必須注意特定區(qū)域盤的散熱 很顯然,散熱越好,元器件的工作性能就越好,因此PCB設(shè)計(jì)工程師需要注意如何設(shè)計(jì)和布局PCB, 防止熱量在某些區(qū)域堆積 。
    發(fā)表于 11-20 10:32

    KiCad中的層及其應(yīng)用

    層是涂覆在PCB銅箔表面的聚合物。 在KiCad(以及其它EDA)中,層是“負(fù)片”。在該層上的圖形對(duì)象,代表著該區(qū)域不會(huì)涂覆“綠油”,銅箔會(huì)直接暴露在空氣中,即
    的頭像 發(fā)表于 11-12 12:22 ?2563次閱讀
    KiCad中的<b class='flag-5'>阻</b><b class='flag-5'>焊</b>層及其應(yīng)用

    PCB盤的種類和設(shè)計(jì)標(biāo)準(zhǔn)

    PCB設(shè)計(jì)中,盤是一個(gè)非常重要的概念,PCB工程師對(duì)它一定不陌生。不過,雖然熟悉,很多工程師對(duì)盤的知識(shí)卻是一知半解。
    的頭像 發(fā)表于 10-28 09:26 ?1821次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>焊</b>盤的種類和設(shè)計(jì)標(biāo)準(zhǔn)