配置組電壓選擇(CFGBVS)引腳必須設置為高電平或低電平,以確定I/O電壓支持的引腳在bank0,以及多功能引腳在bank14和15在配置時使用。CFGBVS是一個邏輯輸入,VCCO_0和GND之間的引腳引用。當CFGBVS引腳為高(例如,連接VCCO_0提供3.3V或2.5V),在bank0上的配置和JTAG I/O支持在配置期間和配置后,在3.3V或2.5V下運行。
當CFGBVS引腳為Low時(例如,連接到GND),bank0的I/O支持1.8V或1.5V運行。
在1.2V時不支持配置。
CFGBVS引腳設置決定I/O電壓支持bank0在任何時候,和配置中的bank14和bank15。VCCO為每個配置組提供,如果在配置過程中使用CFGBVS,必須匹配CFGBVS的選擇,如果CFGBVS與VCCO_0綁定,電壓選擇為2.5V或3.3V,若CFGBVS與GND綁定,則為1.8V或1.5V。
關于FPGA的配置模式。
注意:無論如何,在VCCO_0電壓級別的bank0中始終支持JTAG接口配置模式。
設置CFGBVS引腳支持所需的配置I/O電壓。(僅支持Spartan-7、Artix-7和Kintex-7 FPGA配置模式)見下表:

下圖所演示的為米聯(lián)客MA703核心板中,CFGBVS接入3.3V后bank0和bank14、15可接入的電壓,由于使用的是QSPI FLASH BANK14必須和BANK0是相同電壓,這里設置的是3.3V。

審核編輯:湯梓紅
-
FPGA
+關注
關注
1650文章
22217瀏覽量
627887 -
Xilinx
+關注
關注
73文章
2190瀏覽量
129187 -
引腳
+關注
關注
16文章
2001瀏覽量
54698 -
硬件設計
+關注
關注
18文章
438瀏覽量
45473
發(fā)布評論請先 登錄
Xilinx XC7A35T-CSG325(Artix 7)和CFGBVS引腳疑問的解答?
【MiniStar FPGA開發(fā)板】配套視頻教程——淺談高云硬件設計注意事項(干貨分享)
xilinx的FPGA,BANK引腳VREF,VRN,VRP都是什么意思?
FPGA設計的注意事項
FPGA學習及設計中的注意事項
FPGA管腳調(diào)整的注意事項
先進FPGA的電源設計注意事項(電源設計器121)

Xilinx FPGA CFGBVS 引腳以及BANK電壓硬件設計注意事項
評論