18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片后端signoff的RC corner指什么?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-05 14:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天想聊一聊STA相關(guān)的RC corner的問題。我先簡單介紹一些什么是signoff的corner,然后重點聊一聊RC corner。

芯片在工作的時候,不同的工藝、電壓、溫度會影響芯片的性能,我們不能保證所有芯片都工作在相同的環(huán)境中,比如我們的手機在東北要能用,在東北的澡堂子也要能用,所以我們必須要在不同環(huán)境下一一檢查芯片,確保不會出現(xiàn)錯誤才行。

一般說來,我們只要檢查幾個極端的環(huán)境,讓芯片工作最快的時候和最慢的時候都滿足要求,那么一般的環(huán)境也就可以滿足。我們就稱這些極端的環(huán)境為corner。一般setup檢查要對應(yīng)最快的corner,hold檢查要對應(yīng)最慢的corner。

在眾多環(huán)境因素中,有一項是net的寄生參數(shù)RC值,它可以反映net的delay大小。大學(xué)的時候都學(xué)過RC電路一階相應(yīng),公式已經(jīng)不記得了,只記得電路RC值越大,電路充放電越慢,RC越小,充放電越快。所以一般來說,net的電容越小,電阻越小,這段net的delay就越小。

一段net的R值很容易理解,C值怎么算呢?如果我沒記錯的話,這里的電容包含三個部分:同層金屬線間的耦合電容,導(dǎo)線對地電容,還有一個導(dǎo)線側(cè)面對地的邊緣電容。

要算delay不能簡單只看net上的RC值,畢竟供電是從前面的driving cell來的,因此還要考慮driver的RC。

在早期工藝,一般cell的R值都遠大于net的R值,與C相乘的時候net的R就可以忽略不計,所以對于一條net來講,它的C是我們要重點關(guān)注的,可以說這時候電容占主導(dǎo)地位。C最大的時候,net delay最大,C最小的時候,net delay最小。由此我們衍生出兩個corner:

cbest(Cmin) cworst(Cmax)

講到這里我突然想強調(diào)一點,這兩個corner都是針對同一條net而言的,就是說其實芯片的net上的RC值并不是一個定值,在實際工作時會在一個范圍內(nèi)浮動,我們通過抽RC的工具就可以確定這個浮動范圍,然后選擇上面講的兩個極值作為我們的兩個RC corner。

而后,隨著工藝的進步,cell的R值不再“遠大于”net的R值,尤其對比較長的net,它的電阻已經(jīng)到了不可忽略的地步,因此再單單選用C的極大極小來代表net delay的極大極小變得不再那么可取,所以我們要綜合考慮net的RC情況。

具體過程有點復(fù)雜,為了方便理解,我就講一下我自己理解的簡化版本。我們要考慮的是(cell電阻+net電阻)(cell電容+net電容),把這個式子展開后可以得到一項cell電阻cell電容,可以先忽略,第二項net電阻net電容,以及cell電阻net電容+cell電容*net電阻。Net上電容和電阻有一定負相關(guān)性,外界環(huán)境變化時,net電容如果減小,電阻一般會變大。

當net的電阻大到一定成都,cell電阻小到一定程度,net上的RC相乘的積就能占主導(dǎo)地位,這個積的極值就可以代表net的delay的極值。一般來說RC最大的時候,C要比Cmax稍微小一點,R和Rmax差不太多。這樣我們就又有兩個corner:

Rcbest rcworst

并不是說在先進工藝下cbest cworst corner就沒用了,實際上,只有當導(dǎo)線比較長的時候,delay的極值才會發(fā)生在rcbest和rcworst的corner上,對于短導(dǎo)線、driver電阻很大的時候,cbest和cworst才能反映delay的極值。所以實際為了穩(wěn)妥起見,這四個corner我們都會進行signoff。

另外如果考慮DPT(double pattern technology),corner名字后面會再帶一個CCworst或者CCbest??紤]OCV的variation還有可能帶一個字母T。這些就是比較深入的了,我也要繼續(xù)學(xué)習(xí)才行呀。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • STA
    STA
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    19483
  • RC電路
    +關(guān)注

    關(guān)注

    2

    文章

    165

    瀏覽量

    31436
  • OCV
    OCV
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    12841
  • DPT
    DPT
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    6970
  • 耦合電容
    +關(guān)注

    關(guān)注

    2

    文章

    156

    瀏覽量

    20582
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何理解芯片設(shè)計中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設(shè)計中的一個重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過布線將這些元器件連接起來,以確保芯片能夠正確地工作。這個過程是芯片設(shè)計的最后階段之一,它
    的頭像 發(fā)表于 08-15 17:33 ?740次閱讀

    紫光國芯如何助力芯片后端設(shè)計

    眾所周知,芯片產(chǎn)品的誕生需要經(jīng)歷設(shè)計、制造、封測等階段,其中的芯片設(shè)計又包括架構(gòu)、代碼、驗證、中端、后端等步驟。后端設(shè)計將抽象的代碼轉(zhuǎn)化成為可制造、功能正確、滿足性能功耗指標的物理圖紙
    的頭像 發(fā)表于 07-08 16:40 ?671次閱讀

    行芯科技揭示先進工藝3DIC Signoff破局之道

    在當下3DIC技術(shù)作為提升芯片性能和集成度的重要路徑,正面臨著諸多挑戰(zhàn),尤其是Signoff環(huán)節(jié)的復(fù)雜性問題尤為突出。此前,6月6日至8日,由中國科學(xué)院空天信息創(chuàng)新研究院主辦的“第四屆電子與信息前沿
    的頭像 發(fā)表于 06-12 14:22 ?725次閱讀

    行芯科技提供Signoff工具鏈一站式解決方案

    近日,EDA 三巨頭集體斷供,中國半導(dǎo)體產(chǎn)業(yè)面臨更加嚴峻的挑戰(zhàn)。行芯科技作為EDA行業(yè)排頭兵,憑借七年時間完全自主研發(fā)的Signoff 一站式解決方案,“與中國芯,一路同行”。
    的頭像 發(fā)表于 06-09 13:39 ?714次閱讀

    互連層RC延遲的降低方法

    隨著集成電路技術(shù)節(jié)點的不斷減小以及互連布線密度的急劇增加,互連系統(tǒng)中電阻、電容帶來的 RC耦合寄生效應(yīng)迅速增長,影響了器件的速度。圖2.3比較了不同技術(shù)節(jié)點下門信號延遲(gate delay)和互連
    的頭像 發(fā)表于 05-23 10:43 ?827次閱讀
    互連層<b class='flag-5'>RC</b>延遲的降低方法

    芯片前端設(shè)計與后端設(shè)計的區(qū)別

    前端設(shè)計(Front-end Design):聚焦于電路的邏輯功能實現(xiàn)。本質(zhì)上是在“紙上”設(shè)計電路,包括芯片要“干什么”,要“如何運算”。
    的頭像 發(fā)表于 05-16 14:56 ?747次閱讀

    風(fēng)華電阻RC系列特征解析:以RC-01W510JT為例

    在電子元件領(lǐng)域,風(fēng)華電阻以其卓越的性能和廣泛的應(yīng)用領(lǐng)域而備受矚目。其中,RC系列電阻更是憑借其高精度、高穩(wěn)定性和小型化的特點,在各類電子設(shè)備中發(fā)揮著不可替代的作用。今天,我們將以
    的頭像 發(fā)表于 05-13 14:45 ?494次閱讀
    風(fēng)華電阻<b class='flag-5'>RC</b>系列特征解析:以<b class='flag-5'>RC</b>-01W510JT為例

    IBIS模型中的Corner參數(shù)處理

    本文聚焦IBIS(I/O Buffer Information Specification)模型中的Corner(Typ/Min/Max)參數(shù)處理,系統(tǒng)分析Corner的定義規(guī)則及其對信號完整性
    的頭像 發(fā)表于 04-23 16:10 ?755次閱讀
    IBIS模型中的<b class='flag-5'>Corner</b>參數(shù)處理

    國巨RC系列電阻的精度如何?

    在電子元件領(lǐng)域,電阻的精度是衡量其性能優(yōu)劣的重要指標之一。國巨RC系列電阻作為市場上備受矚目的產(chǎn)品,其精度表現(xiàn)自然成為了廣大用戶關(guān)注的焦點。本文將從多個角度對國巨RC系列電阻的精度進行詳細解析,幫助
    的頭像 發(fā)表于 03-07 14:29 ?633次閱讀

    芯片前端和后端制造工藝的區(qū)別

    通常,我們將芯片的生產(chǎn)過程劃分為前端制程和后端制程兩大階段,其中前端制程專注于芯片的制造,而后端制程則關(guān)注于芯片的封裝。
    的頭像 發(fā)表于 02-12 11:27 ?2099次閱讀
    <b class='flag-5'>芯片</b>前端和<b class='flag-5'>后端</b>制造工藝的區(qū)別

    數(shù)字電路設(shè)計中:前端與后端的差異解析

    本文介紹了數(shù)字電路設(shè)計中“前端”和“后端”的區(qū)別。 數(shù)字電路設(shè)計中“前端”和“后端”整個過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進行功能和布局的抽象設(shè)計,后端則是工程隊把圖紙變成實體建筑的過程
    的頭像 發(fā)表于 02-12 10:09 ?1081次閱讀

    DAC5670后端如何連接到差分輸入的調(diào)制芯片?

    分輸入的調(diào)制芯片?(我需要DAC輸出的頻率要達到600MHz信號無衰減)下圖是我連接示意圖,VF1,VF2直接接到后端調(diào)制模塊,要求差分輸出擺幅Vpp在1.6V左右 ,不知這這種方案知否可行或最優(yōu),如果后端要加差分運算放大器,該
    發(fā)表于 02-08 06:18

    了解 RC 電源系統(tǒng)的基礎(chǔ)知識

    作者: Don Johanneck 簡介 無線電控制 (RC) 板載電源系統(tǒng)在過去是非?;镜南到y(tǒng),其組件只包括一個接收器和一些由鎳鎘 (NiCad) 電池供電的伺服機構(gòu)。然后,隨著電機的引入和其他
    的頭像 發(fā)表于 01-25 15:49 ?1260次閱讀
    了解 <b class='flag-5'>RC</b> 電源系統(tǒng)的基礎(chǔ)知識

    ADS9254變壓器后端匹配網(wǎng)絡(luò)怎么設(shè)計比較好?

    請問目前我用ADS9254的芯片 模擬端怎么處理比較好,我看開發(fā)板使用的是一對變壓器實現(xiàn)的,目前實際應(yīng)用中單端模擬信號中頻為45M,是否一個變壓器就可以,另外變壓器后端匹配網(wǎng)絡(luò)怎么設(shè)計比較好?有沒有可供參考的電路?謝謝!
    發(fā)表于 01-22 06:02

    TAS5715喇叭輸出端的RC吸收電路是否可以接到電感后端?

    TAS5715喇叭輸出端的RC吸收電路是否可以接到電感后端,會否有影響?
    發(fā)表于 11-01 06:05