18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Arm攜手Cadence加速AI時代芯片開發(fā)

Arm社區(qū) ? 來源:Arm社區(qū) ? 2024-01-04 14:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著人工智能 (AI) 的快速發(fā)展,使用經(jīng)優(yōu)化的芯片對于打造新一代應用至關重要。Arm 憑借其 CPU、GPU 和相關技術,以及諸如 Arm Neoverse 計算子系統(tǒng) (CSS)[1] 等開創(chuàng)性解決方案,為芯片的優(yōu)化創(chuàng)新奠定了基礎。

CSS 是經(jīng)過驗證和性能優(yōu)化的子系統(tǒng),可令構建模塊無縫集成到系統(tǒng)級芯片 (SoC) 上,旨在降低風險,減少非經(jīng)常性工程 (NRE) 成本并加快產(chǎn)品上市進程。Arm Neoverse CSS 為合作伙伴提供采用這些構建模塊所需的靈活性,使合作伙伴能夠針對前沿的工藝節(jié)點進行定制,并為新的 AI 應用提供定制加速。鑒于 CSS 日益增加的復雜性,并且構建具有競爭力的 CSS 需要一定的專業(yè)知識水平,軟件成為每個環(huán)節(jié)交付(從驅(qū)動程序到應用層)的關鍵組件,并搭配用于優(yōu)化性能和功耗的合作伙伴專用的工作負載。

此過程中會采用 Arm Neoverse 平臺 IP,并利用先進的代工工藝對 IP 進行精煉,從而提高性能、能效并優(yōu)化面積。這一舉措是 Arm 全面設計 (Arm Total Design) 生態(tài)項目中不可或缺的部分,該生態(tài)項目旨在順利、快速地交付定制 SoC,這也是 AI 時代的關鍵環(huán)節(jié)。

合作使得加速

然而,要兌現(xiàn)變革性 AI 應用的承諾,不能只靠單打獨斗。我們長期的主要 EDA 合作伙伴 Cadence 一直在幫助業(yè)界克服設計和實施方面的高階挑戰(zhàn)。Cadence 作為獨家的 EDA 合作伙伴加入 Arm 全面設計,以加速開發(fā)基于 Neoverse CSS 的定制 SoC。基于這項合作,Arm 和 Cadence 的客戶可訪問 Cadence 的全流程系統(tǒng)級設計驗證和實現(xiàn)解決方案來加速 SoC 設計流程。

Cadence 全流程數(shù)字設計、驗證和設計 IP 解決方案經(jīng)過驗證,可支持 Neoverse CSS,該解決方案中的產(chǎn)品涵蓋 Cadence Joint Enterprise Data and AI (JedAI) 平臺[2],以及基于生成式 AI 的解決方案,其中包括 Cadence Cerebrus Intelligent Chip Explorer[3] 和 Verisium AI-Driven Verification Platform[4]。此外,雙方共同客戶還可以一站式訪問 Cadence Design Services[5],從基于 Arm 平臺的系統(tǒng)概念設計到流片,實現(xiàn)芯片流片一次成功。

為什么選擇現(xiàn)在?部分原因是我前面提到的技術復雜性日益增加。另外,據(jù) Omdia Research 指出,在 AI 時代,數(shù)據(jù)中心的 85% CPU 周期和計算周期實際上將用于驅(qū)動推理,而推理的規(guī)?;\行能力仍處于起步階段。我們希望能夠在云數(shù)據(jù)中心和邊緣設備中運行推理,甚至是在如今大家隨身攜帶的移動設備中進行這項工作。

Arm 一直致力于為定制芯片開辟更廣泛的生態(tài)系統(tǒng),從而構建不僅可滿足專用工作負載需求,還能解決數(shù)據(jù)中心功耗預算問題的硬件。事實上,只有高效利用電力,才能擴大計算規(guī)模,而 Neoverse CSS 正是為了實現(xiàn)這一目標而創(chuàng)建。

我們在許多方面與 Cadence 進行合作,目前主要集中在以下三大領域:

Arm SystemReady 芯片投產(chǎn)前驗證

Neoverse 上的 EDA 工作負載

未來技術

每個領域的基本目標都是簡化創(chuàng)新者的工作和提高其效率,從而在市場中引入新的創(chuàng)新。

SystemReady[6] 是一組可使合作伙伴快速、輕松地在其硬件上直接運行現(xiàn)有軟件的規(guī)范。Arm 與 Cadence 合作開發(fā)芯片投產(chǎn)前驗證工具,以確保芯片從一開始就符合 SystemReady 標準,從而確保客戶在開發(fā)產(chǎn)品時,這些產(chǎn)品能在一開始就得以正常工作。

與傳統(tǒng)架構相比,在基于 Neoverse 平臺的 AWS Graviton2 實例上運行 Cadence EDA 工具時,總體擁有成本 (TCO) 最多可降低 40%。

Cadence 已經(jīng)移植了 Xcelium、Liberate、Spectre 和 JasperGold,且結果令人驚嘆[7]。相比于在 AWS Graviton2 上運行時的性能和成本,在 Graviton3 上運行時,Xcelium 的性能提高 22%,成本降低 12%;Liberate 的性能提升 33%,成本降低 21%;Spectre 的性能提升 35%,成本降低 22%;JasperGold 的性能提升 30%,成本降低 18%。

事實上,Arm 已經(jīng)在內(nèi)部使用這些工具來驗證新一代 Neoverse IP 核心。由此可見,這是一個良性循環(huán)。

Arm 很高興能繼續(xù)與 Cadence 合作研發(fā)未來的技術。我們在 Cadence Cerebrus AI 產(chǎn)品方面的合作就是一個很好的例證,該產(chǎn)品可幫助工程師輕松優(yōu)化功耗、性能和面積。

押注芯片

鑒于利用諸如 2nm 的先進工藝開發(fā)芯片時,每個項目的成本可能高達五至七億美元,其中包括項目開發(fā)中的芯片成本和軟件成本,這突顯了 Arm 和 Cadence 的獨特合作伙伴關系的重要性。對于當今的許多云服務運營商和 OEM 廠商而言,押注芯片是一項重大決定。這段合作關系確保我們將共同竭盡全力實現(xiàn)回報最大化。

AI 時代需要更快速、安全地實現(xiàn)定制芯片,而實現(xiàn) SoC 通常有三種方法:

通過第三方 IP 集成

全定制芯片

計算子系統(tǒng)

前兩種方法的開發(fā)工作量大、成本高、周轉(zhuǎn)時間長(這在瞬息萬變的市場中是無法承受的),而且風險相當大。計算子系統(tǒng)則為創(chuàng)新者提供了一種成本合理、工作量適當、周轉(zhuǎn)時間短且風險低的快速方法。

Arm 和 Cadence 的合作關系則能夠保障這樣的設計環(huán)境與預期成果得以實現(xiàn)。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    38

    文章

    4481

    瀏覽量

    226644
  • 人工智能
    +關注

    關注

    1812

    文章

    49521

    瀏覽量

    258932
  • CSS
    CSS
    +關注

    關注

    0

    文章

    110

    瀏覽量

    15261
  • AI芯片
    +關注

    關注

    17

    文章

    2034

    瀏覽量

    36419

原文標題:Arm 攜手 Cadence 加速 AI 時代芯片開發(fā)

文章出處:【微信號:Arm社區(qū),微信公眾號:Arm社區(qū)】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    vivo攜手Google Cloud推動智能手機邁入AI時代

    在人們期待更智能、更前瞻手機的時代,vivo 攜手 Google Cloud,迅速推出更安全、更前沿的 AI 功能,共同加速創(chuàng)新,推動智能手機邁入智能、無縫、以人為本的
    的頭像 發(fā)表于 09-23 16:54 ?700次閱讀

    Cadence 借助 NVIDIA DGX SuperPOD 模型擴展數(shù)字孿生平臺庫,加速 AI 數(shù)據(jù)中心部署與運營

    人員將能夠在 AI 工廠的構建中輕松部署世界領先的 AI 加速器。作為一款創(chuàng)新解決方案,Cadence Reality Digital Twin Platform 能夠在物理實施之前,
    的頭像 發(fā)表于 09-15 15:19 ?1110次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求和挑戰(zhàn)

    ②Transformer引擎③NVLink Switch系統(tǒng)④機密計算⑤HBM FPGA: 架構的主要特點:可重構邏輯和路由,可以快速實現(xiàn)各種不同形式的神經(jīng)網(wǎng)絡加速。 ASIC: 介紹了幾種ASIC AI芯片
    發(fā)表于 09-12 16:07

    Cadence攜手NVIDIA革新功耗分析技術

    Cadence 全新 Palladium Dynamic Power Analysis 應用程序助力 AI/ML 芯片和系統(tǒng)設計工程師打造高能效設計,縮短產(chǎn)品上市時間。
    的頭像 發(fā)表于 08-20 17:53 ?923次閱讀

    Cadence推出Cerebrus AI Studio

    為了滿足高復雜度半導體芯片設計中面臨的時間節(jié)點緊迫、設計目標極具挑戰(zhàn)性以及設計專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首
    的頭像 發(fā)表于 07-07 16:12 ?651次閱讀

    新思科技攜手微軟借助AI技術加速芯片設計

    近日,微軟Build大會在西雅圖盛大開幕,聚焦AI加速各行業(yè)(包括芯片設計行業(yè))科學突破方面的變革潛力。作為Microsoft Discovery平臺發(fā)布的啟動合作伙伴,新思科技亮相本次大會,并
    的頭像 發(fā)表于 06-27 10:23 ?679次閱讀

    華為攜手產(chǎn)業(yè)伙伴共贏移動AI時代未來

    在5月17日舉辦的世界電信和信息社會日大會上,華為公司副總裁、無線網(wǎng)絡產(chǎn)品線總裁曹明發(fā)表了題為“加速5G-A產(chǎn)業(yè)發(fā)展,共贏移動AI時代未來”的演講。曹明表示:“移動AI
    的頭像 發(fā)表于 05-19 11:35 ?593次閱讀

    硅基覺醒已至前夜,聯(lián)發(fā)科攜手生態(tài)加速智能體化用戶體驗時代到來

    、Dimensity Profiler 和Neuron Studio的協(xié)同開發(fā)優(yōu)化,AI游戲體驗普及也將很快到來。 最強AI芯片天璣9400+亮相, 智慧再進化 在
    發(fā)表于 04-13 19:51

    AI驅(qū)動半導體與系統(tǒng)設計 Cadence開啟設計智能化新時代

    近日,楷登電子(Cadence)亞太區(qū)資深技術總監(jiān)張永專先生受邀于上海參加了 SEMICON CHINA 2025,并發(fā)表了題為《AI 驅(qū)動半導體與系統(tǒng)設計》的演講。他從 EDA 企業(yè)視角出發(fā),深入
    的頭像 發(fā)表于 03-31 18:26 ?1283次閱讀
    <b class='flag-5'>AI</b>驅(qū)動半導體與系統(tǒng)設計 <b class='flag-5'>Cadence</b>開啟設計智能化新<b class='flag-5'>時代</b>

    Cadence 利用 NVIDIA Grace Blackwell 加速AI驅(qū)動的工程設計和科學應用

    提升高達 80 倍 ●?基于全新 NVIDIA Llama Nemotron 推理模型,攜手開發(fā)面向工程設計和科學應用的全棧代理式 AI 解決方案 ●?率先采用面向 AI 工廠數(shù)字孿生
    的頭像 發(fā)表于 03-24 10:14 ?1101次閱讀

    當我問DeepSeek AI爆發(fā)時代的FPGA是否重要?答案是......

    AI時代,F(xiàn)PGA(現(xiàn)場可編程門陣列)具有極其重要的地位,主要體現(xiàn)在以下幾個方面: 1.硬件加速與高效能 ? 并行處理能力:FPGA內(nèi)部由大量可編程邏輯單元組成,能夠?qū)崿F(xiàn)高度并行的數(shù)據(jù)處理。這種
    發(fā)表于 02-19 13:55

    聯(lián)發(fā)科采用AI驅(qū)動Cadence工具加速2nm芯片設計

    近日,全球知名的EDA(電子設計自動化)大廠Cadence宣布了一項重要合作成果:聯(lián)發(fā)科(MediaTek)已選擇采用其人工智能驅(qū)動的Cadence Virtuoso Studio和Spectre X Simulator工具,在英偉達(NVIDIA)的
    的頭像 發(fā)表于 02-05 15:22 ?873次閱讀

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術的關鍵
    的頭像 發(fā)表于 11-28 15:35 ?927次閱讀
    <b class='flag-5'>Cadence</b>推出基于<b class='flag-5'>Arm</b>的系統(tǒng)Chiplet

    Arm與ExecuTorch合作加速端側(cè)生成式AI實現(xiàn)

    Arm 正在與 Meta 公司的 PyTorch 團隊攜手合作,共同推進新的 ExecuTorch 測試版 (Beta) 上線,旨在為全球數(shù)十億邊緣側(cè)設備和數(shù)百萬開發(fā)者提供人工智能 (AI
    的頭像 發(fā)表于 11-15 11:30 ?998次閱讀

    Arm推出GitHub平臺AI工具,簡化開發(fā)AI應用開發(fā)部署流程

    專為 GitHub Copilot 設計的 Arm 擴展程序,可加速從云到邊緣側(cè)基于 Arm 平臺的開發(fā)Arm 原生運行器為部署云
    的頭像 發(fā)表于 10-31 18:51 ?3598次閱讀