18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence引領(lǐng)AI浪潮,探索芯片設(shè)計智能之路

Cadence楷登 ? 來源:Cadence楷登 ? 2024-04-03 14:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3 月 28 日-29 日,2024 國際集成電路展覽會暨研討會(IIC Shanghai)在上海成功舉行。此次盛會匯聚了集成電路產(chǎn)業(yè)的眾多領(lǐng)軍人物,共同探尋和把握集成電路產(chǎn)業(yè)的發(fā)展脈絡(luò)。

在 29 日舉行的 2024 中國 IC 領(lǐng)袖峰會上,Cadence 數(shù)字產(chǎn)品資深高級總監(jiān)劉淼發(fā)表了題為《當(dāng)汽車電子遇見 3D-IC》的精彩演講;而在同期舉行的主題技術(shù)論壇上,Cadence 資深技術(shù)支持總監(jiān)王輝、Cadence 資深產(chǎn)品技術(shù)銷售經(jīng)理萬理也分別發(fā)表了題為《Cadence Optimity——利用 AI 應(yīng)對系統(tǒng)級分析挑戰(zhàn)》《Cadence AI——芯片級到系統(tǒng)級的全棧式智能 EDA 解決方案》的精彩演講。

當(dāng)汽車電子遇見 3D-IC

在 2024 中國 IC 領(lǐng)袖峰會上,劉淼闡述了汽車電子與 3D-IC 結(jié)合的未來趨勢,深入剖析了當(dāng)前電子世界的主要驅(qū)動力,并分享了 Cadence 的創(chuàng)新解決方案。他表示:“創(chuàng)新是我們的基因,我們 30% 的投資用于研發(fā),這也支撐了 Cadence 在過去三年推出了 20 個重量級的新產(chǎn)品?!?/p>

劉淼認(rèn)為,在技術(shù)驅(qū)動因素對多個行業(yè)的影響下,半導(dǎo)體行業(yè)正經(jīng)歷前所未有的快速增長。盡管 2023 年全球半導(dǎo)體市場有所下滑,但隨后強勁復(fù)蘇,預(yù)計在今年將有超過 10% 的增長率。其中,汽車電子技術(shù)的進(jìn)步將對行業(yè)的發(fā)展起到重要推動作用。

1

Cadence 的策略是確保客戶成功

在介紹 Cadence 策略時,劉淼強調(diào)了三個同心圓概念:硅圈、系統(tǒng)圈和數(shù)據(jù)圈。三個圈相互關(guān)聯(lián),緊密結(jié)合,共同推動芯片、系統(tǒng)和數(shù)據(jù)的發(fā)展。

例如自動駕駛,既依賴導(dǎo)航和場景等海量數(shù)據(jù),還需要高效安全的系統(tǒng),包含硬件、軟件和復(fù)雜的芯片,而硬件由越來越多、越來越復(fù)雜的芯片組成。

f71ea448-f17a-11ee-a297-92fbcf53809c.jpg

35 年來,Cadence 在 EDA 領(lǐng)域的優(yōu)勢主要體現(xiàn)在計算軟件——計算機科學(xué)加數(shù)學(xué),包括實現(xiàn)計算的硬件。無論是硅 EDA 和 IP、大數(shù)據(jù)系統(tǒng)設(shè)計和分析,還是人工智能(AI),Cadence 都展現(xiàn)了強大實力。

他指出,如今人工智能已成為一種新的流行,而作為矩陣乘法的神經(jīng)網(wǎng)絡(luò)推理,利用反向傳播訓(xùn)練神經(jīng)網(wǎng)絡(luò)能實現(xiàn)非線性共軛梯度優(yōu)化,如 Cadence 的 Innovus。Cadence 的豐富經(jīng)驗不僅可用于硅,還可以用于所有系統(tǒng)和 AI,甚至是將 EDA 計算軟件用于生物模擬

2

汽車電子挑戰(zhàn)和 Cadence 設(shè)計流程

劉淼表示,電動汽車已經(jīng)成為中國出口最強勁的引擎,而汽車電子是電動汽車最重要的組成部分之一,為了滿足電動汽車越來越高的要求,汽車電子也不得不面對越來越復(fù)雜的挑戰(zhàn)。這些挑戰(zhàn)來源于安全、可靠和質(zhì)量三個方面的要求,例如,更先進(jìn)的工藝節(jié)點,更多的安全島機制,更及時的通訊速度,更長的使用壽命,和更大規(guī)模的數(shù)據(jù)計算。

作為汽車電子數(shù)字解決方案驅(qū)動者,Cadence 與車規(guī)芯片廠商、新勢力塑造者、創(chuàng)新創(chuàng)業(yè)者合作,為他們提供服務(wù)、軟件、硬件和 IP。

Cadence 的安全意圖格式 USF(統(tǒng)一安全格式)是一種與功能安全數(shù)據(jù)互操作性框架 IEEE P2815 保持一致的格式。USF 貫穿不同設(shè)計階段和產(chǎn)品,確保在整個設(shè)計流程中體現(xiàn)安全意圖。從預(yù)先編寫的 USF 文件或 Mida 的 FMEDA 分析開始,能夠?qū)?USF 結(jié)果交付給相應(yīng)的驗證、實施、混合信號/模擬設(shè)計流程,還可以在不同設(shè)計團(tuán)隊間輕松交換。

f73661b4-f17a-11ee-a297-92fbcf53809c.jpg

劉淼也做了小小的技術(shù)普及,比如數(shù)字實現(xiàn)中的安全功能的兩個基本應(yīng)用:TMR 和 DCLS。TMR 通過克隆原始觸發(fā)器為具有投票邏輯的三元組提供投票機制,以檢測和糾正可能的邏輯值錯誤,增強系統(tǒng)容錯能力并提高可靠性。DCLS 則通過雙時鐘鎖定步進(jìn)方式確保模塊級冗余設(shè)計,進(jìn)一步提高系統(tǒng)可靠性。Cadence 完整的 USF 物理實現(xiàn)流程有助于實現(xiàn)車規(guī)數(shù)字設(shè)計。

f769a650-f17a-11ee-a297-92fbcf53809c.jpg

劉淼還介紹了由中國研發(fā)團(tuán)隊實現(xiàn)的任意邊界的 DCLS 布局與隔離和檢查,這一全新的技術(shù),不光服務(wù)了中國的客戶,還支撐了 Cadence 在歐洲和北美的車規(guī)芯片客戶。

Cadnece 在 2023 年推出的最新的帶著機器學(xué)習(xí)加持的 Voltus Insight 電源完整性分析方案。這個全新的分析方案可以和實現(xiàn)工具 Innovus 完美地結(jié)合起來,讓用戶基本無感的,在實現(xiàn)過程中修復(fù)絕大部分的壓降違例,從而極大提高汽車電子的可靠性,減少 ECO 時間,降低設(shè)計成本。

3

后摩爾和超越摩爾時代的 3D-IC

劉淼還從封裝級 3D-IC 和晶圓級 3D-IC、同構(gòu)設(shè)計與異構(gòu)設(shè)計、3D-IC 路線圖和挑戰(zhàn)、鍵合密度、2.5D 到 3D 等角度強調(diào)了后摩爾時代 3D-IC 的重要性。他指出,隨著摩爾定律逐漸失效,晶圓級 3D-IC已成為行業(yè)的焦點。Cadence既支持封裝級、晶圓級 3D-IC,也支持同構(gòu)和異構(gòu)設(shè)計。從 2.5D 到 3D,其銅-銅鍵合密度提升了 1000 倍,而傳輸距離卻降低了接近 50 倍,這一先進(jìn)性,將極大地豐富系統(tǒng)公司從系統(tǒng)方面提升芯片性能的手段。

f78376ca-f17a-11ee-a297-92fbcf53809c.png

所以,Cadence 在晶圓級 3D-IC 上取得了長足進(jìn)展,推出了基于 3D 混合布局的邏輯流內(nèi)存、適用于同質(zhì)和非同質(zhì)芯片組的強大的 3D Mixed Placer。為應(yīng)對 2.5D 到 3D-IC 的挑戰(zhàn),Cadence 推出了業(yè)界首個集成的高容量統(tǒng)一的 Integrity 3D-IC 平臺,可在單個統(tǒng)一駕駛艙中進(jìn)行 3D 設(shè)計規(guī)劃、實施和系統(tǒng)分析。

劉淼最后表示,Cadence 的智能系統(tǒng)設(shè)計戰(zhàn)略是以計算軟件為核心開發(fā)的 AI 和算法解決方案,正在擴(kuò)展到新的系統(tǒng)域。Cadence 還致力于在核心 EDA 和關(guān)鍵 IP 上執(zhí)行這一戰(zhàn)略,并支持云端廣泛應(yīng)用,以實現(xiàn)普適性和可擴(kuò)展性。

利用 AI 應(yīng)對系統(tǒng)級分析挑戰(zhàn)

在 Chiplet 與先進(jìn)封裝技術(shù)研討會上,Cadence 資深技術(shù)支持總監(jiān)王輝分享了如何利用 AI 技術(shù)應(yīng)對系統(tǒng)級分析挑戰(zhàn),介紹了 Cadence 的 OptimalityExplorer智能系統(tǒng)優(yōu)化助力系統(tǒng)設(shè)計突破與創(chuàng)新的能力。

1

應(yīng)對不斷增加的復(fù)雜性和規(guī)模挑戰(zhàn)

王輝指出,隨著系統(tǒng)設(shè)計復(fù)雜性和規(guī)模不斷增加,傳統(tǒng)設(shè)計優(yōu)化方法已難以滿足需求,需要用AI技術(shù)來應(yīng)對挑戰(zhàn)。OptimalityExplorer 能加速實現(xiàn)最佳系統(tǒng)級設(shè)計性能,為設(shè)計師提供強大支持,實現(xiàn)平均 10 倍的設(shè)計收斂速度。

f7b907d6-f17a-11ee-a297-92fbcf53809c.jpg

他解釋道,作為智能系統(tǒng)資源管理器,OptimalityExplorer 不僅具備快速確定最佳電氣性能的能力,還能探索完整設(shè)計空間,避免次優(yōu)局部極小值和極大值,將生產(chǎn)力平均提高 10 倍以上。

OptimalityExplorer 可擴(kuò)展解決方案采用AI驅(qū)動的多物理優(yōu)化技術(shù),涵蓋模擬、優(yōu)化和簽核等多個方面;突破性算法 Cadence Cerebrus 系統(tǒng)級探索涵蓋芯片、封裝、板和外殼,能夠更全面考慮系統(tǒng)設(shè)計的各個方面,實現(xiàn)更優(yōu)異的性能。

2

AI 新技術(shù)為實際設(shè)計賦能

談到 AI 新技術(shù),王輝強調(diào)了Optimality Explorer的強化學(xué)習(xí)優(yōu)化能力。與傳統(tǒng)設(shè)計優(yōu)化方法相比,它利用強化學(xué)習(xí)技術(shù)預(yù)測下一個樣本,能更高效地找到最優(yōu)解。這種“現(xiàn)在到未來”的方案可以使設(shè)計師更快獲得滿意的設(shè)計結(jié)果。

OptimalityExplorer 采用突破性的機器學(xué)習(xí)(ML)算法,以實現(xiàn)最小采樣、強化學(xué)習(xí)技術(shù)、全局最優(yōu)解決方案和首過成功。在提高設(shè)計生產(chǎn)力方面,吞吐量提高了 100 倍,實現(xiàn)了大規(guī)模并行化和線性可擴(kuò)展性,且支持云就緒。其應(yīng)用可擴(kuò)展到電路圖、3D 工作臺、3D 布局等多物理場,適用于所有設(shè)計階段。

f7c70bf6-f17a-11ee-a297-92fbcf53809c.jpg

3

實例展現(xiàn) OptimalityExplorer 強大能力

王輝通過實例展示了 OptimalityExplorer 在實際設(shè)計中的應(yīng)用。從 AI 算法啟動設(shè)計樣本,利用模擬引擎進(jìn)行分析;由 ML 模型基于初始數(shù)據(jù)點制定回歸模型,優(yōu)化設(shè)計參數(shù)并啟動新案例。新模擬結(jié)果進(jìn)一步完善了 ML 模型,提高了決策質(zhì)量,效率提升了 10 倍,接近或優(yōu)于人類驅(qū)動流程。

f7d7ef02-f17a-11ee-a297-92fbcf53809c.png

目前,OptimalityExplorer 已成功應(yīng)用于多個系統(tǒng)設(shè)計分析與優(yōu)化實例,如 112Gbps PAM4 通道優(yōu)化、高維天線優(yōu)化、三頻微帶天線參數(shù)優(yōu)化、FPC 差分對參數(shù)優(yōu)化以及 SI/PIRF/天線應(yīng)用優(yōu)化,均提升了迭代收斂速度,并顯著提高了性能。

王輝表示,多位行業(yè)專家已對 Cadence 的 Optimality Explorer 贊賞有加,認(rèn)為 Optimality Explorer 和 Clarity3D Solver 等工具幫助他們更快地找到最佳參數(shù)配置,加速了產(chǎn)品上市。

他最后表示,通過使用 OptimalityExplorer 等先進(jìn)工具,設(shè)計師能夠更好地應(yīng)對系統(tǒng)級分析挑戰(zhàn),推動系統(tǒng)設(shè)計的不斷創(chuàng)新與進(jìn)步。

芯片級到系統(tǒng)級全棧式智能 EDA 解決方案

在 EDA 與 IC 設(shè)計論壇上,萬理分享了芯片級到系統(tǒng)級全棧式智能 EDA 解決方案以及如何通過 AI 驅(qū)動的優(yōu)化,實現(xiàn)系統(tǒng)設(shè)計的革命性突破。

1

人工智能正在改變設(shè)計面貌

萬理表示,智能系統(tǒng)時代面臨更多挑戰(zhàn),工藝演進(jìn)使芯片復(fù)雜度不斷增加,傳統(tǒng)設(shè)計理念和方法已無法有效應(yīng)對。利用 AI 驅(qū)動的優(yōu)化能夠?qū)崿F(xiàn)強化學(xué)習(xí)、卷積神經(jīng)網(wǎng)絡(luò)、大型語言模型等;模擬與分析能夠涵蓋邏輯、電路、SI/PI、CFD、Bio 等多個應(yīng)用,而計算硬件則適用于 CPUGPU、FPGA、定制等多種類型設(shè)計。

他指出,AI 不僅是人力的補充,從手動電路設(shè)計到今天的自動化 RTL 設(shè)計重用,每次突破效率都提升了 10 倍;2030 年將再提升 10 倍以上。

f83a8b8a-f17a-11ee-a297-92fbcf53809c.jpg

他解釋說,手動芯片設(shè)計優(yōu)化要從數(shù)以百萬計的組合中輸出,憑借非數(shù)值方法和設(shè)計師直覺需要 3-6 個月才能達(dá)到次優(yōu) PPA。AI 可以實現(xiàn)基于現(xiàn)有流程的強化學(xué)習(xí),提高電子產(chǎn)品的生產(chǎn)力和質(zhì)量,并不斷改進(jìn)結(jié)果,縮短獲得成果的時間。

f8749dde-f17a-11ee-a297-92fbcf53809c.png

2

Cadence AI 解決方案為系統(tǒng)設(shè)計賦能

Cadence 率先推出了業(yè)界首個芯片級到系統(tǒng)級全棧式AI解決方案 Cadence.AI,包括 Cadence Joint Enterprise Data 和 AI(JedAI)Platform 大數(shù)據(jù)管理、Cadence Cerebrus Intelligent Chip Explorer 數(shù)字物理實現(xiàn)、Virtuoso Studio 模擬開發(fā)設(shè)計、Verisium AI-Driven Verification Platform 驗證、Allegro X AI Technology 系統(tǒng)設(shè)計以及Optimality Intelligent System Explorer 系統(tǒng)優(yōu)化等六大平臺。

萬理說,Cadence.AI 生成式 AI 技術(shù)、JedAI Platform 和一系列 AI 增強工具都在為系統(tǒng)設(shè)計提供強大支持,有助于個人和團(tuán)隊實現(xiàn) IP 和 SoC 創(chuàng)建,滿足 AI 驅(qū)動的驗證、調(diào)試、實施和 PPA 優(yōu)化的生產(chǎn)力需求。

Cadence 的 Joint Enterprise Data 和 AI Platform 可以管理芯片設(shè)計數(shù)據(jù)模型,實現(xiàn)自動選型、智能芯片瀏覽和芯片設(shè)計重構(gòu)。Cadence 下一代 AI 驅(qū)動的驗證工作流程 Cadence Verisium 可實現(xiàn)失敗測試分組等識別錯誤原因等功能。

f89875c4-f17a-11ee-a297-92fbcf53809c.jpg

Virtuoso Studio 可以進(jìn)行 AI 驅(qū)動的自定義設(shè)計,實現(xiàn)電路優(yōu)化和布局生成。而采用 Allegro X AI 的 AI 驅(qū)動的 PCB 設(shè)計可將數(shù)天的手動流程轉(zhuǎn)縮短到數(shù)小時,效率提高 10 倍以上。

OptimityAI 驅(qū)動的系統(tǒng)分析平臺可將汽車 PCB 驗證效率提高 30 倍,改善 DDR4 BGA 封裝插入損耗多達(dá) 134%,112G PAM4 SerDes 隔離性能提高 1260%;而 AI 驅(qū)動的 3D-IC 可優(yōu)化 Chiplet 和封裝設(shè)計。

萬理最后總結(jié)道,Cadence.AI 以前所未有的方式定義了 EDA 2.0,引領(lǐng)半導(dǎo)體設(shè)計的未來,讓工程師專注于更具創(chuàng)新性的工作,極大地提升工程團(tuán)隊的生產(chǎn)效率,讓系統(tǒng)設(shè)計更加高效、智能和可持續(xù)。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5441

    文章

    12341

    瀏覽量

    371546
  • 汽車電子
    +關(guān)注

    關(guān)注

    3042

    文章

    8468

    瀏覽量

    171824
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    995

    瀏覽量

    145833
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1113

    瀏覽量

    56263
  • 自動駕駛
    +關(guān)注

    關(guān)注

    791

    文章

    14558

    瀏覽量

    174522

原文標(biāo)題:IIC Shanghai 2024 | Cadence 引領(lǐng) AI 浪潮,探索芯片設(shè)計智能之路

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片到AGI芯片

    探索;人類級別的理解能力;常識推理;現(xiàn)實世界的知識整合。 3、測試時計算 測試時計算(TTC)是指在模型推理階段利用額外的計算資源來提升泛化性能。 4、具身智能與滲透式AI 1)具身智能
    發(fā)表于 09-18 15:31

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+具身智能芯片

    可以被稱為第一人稱視角。 第一人稱視角:指一個實體本身在觀察或經(jīng)歷事物時,所能夠看到或感知到的角度。 二、AI感知技術(shù)與芯片 具身智能3個層次組成:感知層、認(rèn)知層和決策行動層。 感知層: 感知層是具身
    發(fā)表于 09-18 11:45

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI的科學(xué)應(yīng)用

    AI被賦予了人的智能,科學(xué)家們希望在沒有人類的引導(dǎo)下,AI自主的提出科學(xué)假設(shè),諾貝爾獎級別的假設(shè)哦。 AI驅(qū)動科學(xué)被認(rèn)為是科學(xué)發(fā)現(xiàn)的第五個范式了,與實驗科學(xué)、理論科學(xué)、計算科學(xué)、數(shù)據(jù)驅(qū)
    發(fā)表于 09-17 11:45

    AI芯片:科技探索與AGI愿景》—— 深入硬件核心的AGI指南

    AI芯片:科技探索與AGI愿景》一書如同一張詳盡的“藏寶圖”,為讀者指明了通往下一代人工智能的硬件之路。作者沒有停留在空洞的概念層面,而是
    發(fā)表于 09-17 09:29

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求和挑戰(zhàn)

    景嘉微電子、海光信息技術(shù)、上海復(fù)旦微電子、上海壁仞科技、上海燧原科技、上海天數(shù)智芯半導(dǎo)體、墨芯人工智能、沐曦集成電路等。 在介紹完這些云端數(shù)據(jù)中心的AI芯片之后,還為我們介紹了邊緣AI
    發(fā)表于 09-12 16:07

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+可期之變:從AI硬件到AI濕件

    的不同。隨著AI熱潮的興起,大腦的抽象模型已被提煉成各種的AI算法,并使用半導(dǎo)體芯片技術(shù)加以實現(xiàn)。 而大腦是一個由無數(shù)神經(jīng)元通過突觸連接而成的復(fù)雜網(wǎng)絡(luò),是極其復(fù)雜和精密的。大腦在本質(zhì)上就是一臺濕潤的軟組織
    發(fā)表于 09-06 19:12

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+內(nèi)容總覽

    AI芯片:科技探索與AGI愿景》這本書是張臣雄所著,由人民郵電出版社出版,它與《AI芯片:前沿技術(shù)與創(chuàng)新未來》一書是姊妹篇,由此可見作者在
    發(fā)表于 09-05 15:10

    邊緣AI:技術(shù)浪潮席卷全球,TI引領(lǐng)芯片創(chuàng)新風(fēng)潮

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)在全球數(shù)字化轉(zhuǎn)型的浪潮中,邊緣AI已成為推動各行業(yè)智能化升級的核心力量。據(jù)市場調(diào)研機構(gòu)數(shù)據(jù),2024年全球邊緣AI市場規(guī)模已達(dá)207.8億美元,2025年
    的頭像 發(fā)表于 09-03 09:03 ?6209次閱讀

    AI 芯片浪潮下,職場晉升新契機?

    在科技飛速發(fā)展的當(dāng)下,AI 芯片已然成為眾多行業(yè)變革的核心驅(qū)動力。從互聯(lián)網(wǎng)巨頭的數(shù)據(jù)中心,到我們?nèi)粘J褂玫?b class='flag-5'>智能手機、智能家居設(shè)備,AI
    發(fā)表于 08-19 08:58

    AI 邊緣計算網(wǎng)關(guān):開啟智能新時代的鑰匙?—龍興物聯(lián)

    在數(shù)字化浪潮的當(dāng)下,AI 邊緣計算網(wǎng)關(guān)正逐漸嶄露頭角,成為眾多行業(yè)轉(zhuǎn)型升級的關(guān)鍵力量。它宛如一座智能橋梁,一端緊密連接著各類物理設(shè)備,如傳感器、攝像頭、工業(yè)機器等,負(fù)責(zé)收集豐富的數(shù)據(jù)信息;另一端則
    發(fā)表于 08-09 16:40

    【書籍評測活動NO.64】AI芯片,從過去走向未來:《AI芯片:科技探索與AGI愿景》

    :科技探索與 AGI 愿景》。 這本新書針對大模型技術(shù)浪潮,詳細(xì)講解了AI芯片的主流技術(shù)、挑戰(zhàn)與創(chuàng)新解決方案,并介紹了下一代芯片工藝和顛覆性
    發(fā)表于 07-28 13:54

    Cadence推出Cerebrus AI Studio

    為了滿足高復(fù)雜度半導(dǎo)體芯片設(shè)計中面臨的時間節(jié)點緊迫、設(shè)計目標(biāo)極具挑戰(zhàn)性以及設(shè)計專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首
    的頭像 發(fā)表于 07-07 16:12 ?656次閱讀

    AI驅(qū)動半導(dǎo)體與系統(tǒng)設(shè)計 Cadence開啟設(shè)計智能化新時代

    催生變革 在 AI 驅(qū)動的時代浪潮下,各行業(yè)積極探索如何借助 AI 釋放創(chuàng)造力、提升生產(chǎn)力。得益于摩爾定律,
    的頭像 發(fā)表于 03-31 18:26 ?1289次閱讀
    <b class='flag-5'>AI</b>驅(qū)動半導(dǎo)體與系統(tǒng)設(shè)計 <b class='flag-5'>Cadence</b>開啟設(shè)計<b class='flag-5'>智能</b>化新時代

    AI賦能邊緣網(wǎng)關(guān):開啟智能時代的新藍(lán)海

    在數(shù)字化轉(zhuǎn)型的浪潮中,AI與邊緣計算的結(jié)合正掀起一場深刻的產(chǎn)業(yè)變革。邊緣網(wǎng)關(guān)作為連接物理世界與數(shù)字世界的橋梁,在AI技術(shù)的加持下,正從簡單的數(shù)據(jù)采集傳輸節(jié)點,進(jìn)化為具備智能決策能力的邊
    發(fā)表于 02-15 11:41

    Cadence如何應(yīng)對AI芯片設(shè)計挑戰(zhàn)

    生成式 AI 引領(lǐng)智能革命成為產(chǎn)業(yè)升級的核心動力并點燃了“百模大戰(zhàn)”。多樣化的大模型應(yīng)用激增對高性能AI 芯片的需求,促使行業(yè)在摩爾定律放緩
    的頭像 發(fā)表于 12-14 15:27 ?1641次閱讀