18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

萊迪思FPGA解決方案助力高速未來

Latticesemi ? 來源:Latticesemi ? 2024-09-30 10:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

超級高鐵技術是一種十分新潮的交通概念,它有望以其高速、低壓系統(tǒng)重新定義移動出行的未來。超級高鐵的核心是在密封管網(wǎng)絡中,乘客艙在磁懸浮和電力推進下,以超高速度行駛。確保如此復雜系統(tǒng)的無縫運行和安全性需要先進的控制和監(jiān)控功能,而這正是FPGA的用武之地。

FPGA提供無與倫比的靈活性、安全性和高性能,可處理各類復雜任務,包括管理超級高鐵網(wǎng)絡中的推進、導航和通信等。憑借自身的可重新編程性、行業(yè)領先的安全功能和實時數(shù)據(jù)處理能力,F(xiàn)PGA在優(yōu)化超級高鐵運輸系統(tǒng)的效率和可靠性方面發(fā)揮著關鍵作用,為更快、更安全、更可持續(xù)的旅行方式鋪平了道路。

Swissloop是一個由蘇黎世聯(lián)邦理工學院贊助的學生組織,致力于研究超級高鐵技術及其在現(xiàn)實世界中的應用,該組織多年來一直在使用萊迪思FPGA解決方案。該團隊的全新原型機Bertrand Piccard采用了萊迪思FPGA解決方案,最近在蘇格蘭愛丁堡舉行的第三屆歐洲超級高鐵周(EHW)上獲得了五項大獎,包括完整的系統(tǒng)、電氣以及傳感和控制方面的獎項。

Bertrand Piccard是Swissloop的最新開發(fā)項目,具備了線性開關磁阻電機(LSRM)和電磁懸架(EMS)。LSRM將250 Kg的原型車以最大1.6 g加速度推進到60 km/h最高時速。推進系統(tǒng)由三個定制的逆變器單元提供動力,為推進系統(tǒng)提供720 V電壓和6個高達120 A的矩形波電流。用于懸浮和橫向穩(wěn)定的EMS有自己的定制逆變器系統(tǒng)。這兩個逆變器系統(tǒng)對控制提出了重大挑戰(zhàn)。萊迪思MachXO3 FPGA非常適合Swissloop的嵌入式應用,提供高能效和瞬時啟動功能,成為平臺“最先上電和最后斷電”的器件,提供系統(tǒng)控制和電源管理功能,確保穩(wěn)定、精確的懸浮。

懸浮系統(tǒng)由八個電磁鐵組成,每個磁鐵都需要持續(xù)控制,以控制懸浮高度并確保與軌道的安全距離,避免碰撞。單個MachXO3 FPGA可以處理所有控制回路和數(shù)據(jù)采集,與懸浮系統(tǒng)并行工作,在推進系統(tǒng)中發(fā)揮著同樣重要的作用。得益于二進制光門傳感器,乘艙的位置可以精確到亞毫米級。隨著速度的提高,乘艙和控制裝置的定位難度也隨之增加,萊迪思FPGA在推進系統(tǒng)中的預測控制功能可用于實現(xiàn)最高速度。

懸浮和推進組合系統(tǒng)憑借兩片MachXO3 FPGA并行采集、過濾和處理數(shù)據(jù),吞吐量高達1M Samples/s。在控件開發(fā)過程中,該團隊大量使用了測試平臺和仿真器,例如萊迪思版本的ModelSim。在發(fā)生錯誤時FPGA的快速響應以及用于EMC信號同步使得FPGA比微控制器表現(xiàn)更佳。

此外,MachXO3 FPGA還提供了安全關鍵固件,這要求精確的時序控制,例如控制電池的繼電器或電源開關的柵極信號。這幫助Swissloop團隊在超級高鐵艙上對安全關鍵系統(tǒng)實現(xiàn)了精確穩(wěn)定的時序控制,也因此贏得了“感知與控制獎”。

對于Swissloop團隊來說,2022/2023賽季以斬獲五個獎項圓滿結束,包括所有電氣獎項。該團隊將繼續(xù)推動超級高鐵技術的發(fā)展,他們對即將在蘇黎世舉行的第四屆超級高鐵比賽感到興奮。該團隊已經(jīng)取得了重大進展,包括設計了新一代通用控制板,該板具有與FPGA連接的512 MB偽靜態(tài)RAM以太網(wǎng)功能以及用于編程和供電的USB Type-C控制器。

了解更多信息,請訪問MachXO3D FPGA產(chǎn)品頁面,如需詳細了解萊迪思低功耗FPGA技術如何幫助您開發(fā)下一個突破性應用,請聯(lián)系萊迪思團隊。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1650

    文章

    22215

    瀏覽量

    627738
  • 逆變器
    +關注

    關注

    298

    文章

    5016

    瀏覽量

    213825
  • 萊迪思
    +關注

    關注

    2

    文章

    231

    瀏覽量

    40331

原文標題:FPGA助力高速未來

文章出處:【微信號:Latticesemi,微信公眾號:Latticesemi】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Nexus平臺:AI領域低功耗高性能的破局者

    等核心運算進行硬件加速優(yōu)化,在圖像識別、自然語言處理等任務中展現(xiàn)出卓越的實時性。然而,傳統(tǒng)FPGA在功耗、尺寸和系統(tǒng)集成度上的局限性,使其難以滿足邊緣計算、工業(yè)機器人等對能效和緊湊性要求嚴苛的場景。 ?
    的頭像 發(fā)表于 09-16 14:35 ?5116次閱讀

    方案 | FPGA 加持,友特圖像采集卡高速預處理助力視覺系統(tǒng)運行提速增效

    圖像預處理是圖像處理關鍵中間環(huán)節(jié),通過優(yōu)化傳感器到主機的數(shù)據(jù)傳輸處理為后續(xù)減負。其算法依托硬件執(zhí)行,搭載?FPGA?的友特圖像采集卡以高速運算和并行特性縮短處理時間、降低延遲并提升吞吐量,
    的頭像 發(fā)表于 08-20 09:18 ?496次閱讀
    友<b class='flag-5'>思</b>特<b class='flag-5'>方案</b> | <b class='flag-5'>FPGA</b> 加持,友<b class='flag-5'>思</b>特圖像采集卡<b class='flag-5'>高速</b>預處理<b class='flag-5'>助力</b>視覺系統(tǒng)運行提速增效

    :解碼未來城市景觀新趨勢,拓展多元應用新邊界

    ,彰顯深厚底蘊與獨特魅力。這不僅滿足了市民對美好生活的向往,也為城市經(jīng)濟發(fā)展注入了新的活力,預示著巨大的市場機遇。杭州光科技“小龍”羅,依托21年的照明科技行
    的頭像 發(fā)表于 08-18 16:03 ?526次閱讀
    羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>:解碼<b class='flag-5'>未來</b>城市景觀新趨勢,拓展多元應用新邊界

    喜報丨羅《高品質(zhì)低功耗智慧照明系統(tǒng)關鍵技術及應用》喜獲第五屆交通企業(yè)科技創(chuàng)新成果

    新時代&交通新未來”為主題,探討人工智能等新技術在交通運輸行業(yè)的前沿應用、發(fā)展趨勢及面臨的挑戰(zhàn)。羅董事長王忠泉發(fā)表主題演講羅
    的頭像 發(fā)表于 08-18 10:31 ?589次閱讀
    喜報丨羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>《高品質(zhì)低功耗智慧照明系統(tǒng)關鍵技術及應用》喜獲第五屆交通企業(yè)科技創(chuàng)新成果

    FPGA 加持,友特圖像采集卡高速預處理助力視覺系統(tǒng)運行提速增效

    圖像預處理是圖像處理關鍵環(huán)節(jié),可優(yōu)化數(shù)據(jù)傳輸、減輕主機負擔,其算法可在FPGA等硬件上執(zhí)行。友FPGA圖像采集卡憑借FPGA特性,能縮短處理時間、降低延遲,適用于
    的頭像 發(fā)表于 08-13 17:41 ?621次閱讀
    <b class='flag-5'>FPGA</b> 加持,友<b class='flag-5'>思</b>特圖像采集卡<b class='flag-5'>高速</b>預處理<b class='flag-5'>助力</b>視覺系統(tǒng)運行提速增效

    光·X | 2025羅思路演上海站圓滿舉行

    ▲“光·X”2025羅思路演上海站活動現(xiàn)場7月8日,以“光·X”為主題的2025羅思路演在上海圓滿舉行。羅
    的頭像 發(fā)表于 07-14 10:24 ?603次閱讀
    光·X | 2025羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b>思路演上海站圓滿舉行

    Sandisk閃攜UFS 4.1存儲解決方案亮相CFMS MemoryS 2025

    、汽車、移動端及消費端的全方位創(chuàng)新閃存解決方案,助力用戶應對人工智能(AI)發(fā)展浪潮下日益復雜的工作負載。在此次峰會上,閃詳細介紹了UFS 4.1存儲解決方案——iNAND MC E
    的頭像 發(fā)表于 03-12 12:48 ?828次閱讀
    Sandisk閃<b class='flag-5'>迪</b>攜UFS 4.1存儲<b class='flag-5'>解決方案</b>亮相CFMS  MemoryS 2025

    喜報丨羅榮獲國際軟件領域CMMI 5級認證

    近日,經(jīng)國際權威機構評估,羅通過全球軟件領域高級別CMMI成熟度5級評估認證,并榮獲CMMI5級證書。這一里程碑式的成就,不僅彰顯了羅
    的頭像 發(fā)表于 02-26 15:33 ?595次閱讀
    喜報丨羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>榮獲國際軟件領域CMMI 5級認證

    半導體四季度財報發(fā)布,營收略高于市場預期

    近日,半導體公司(LSCC)發(fā)布了其202X年四季度的財務報告。報告顯示,公司在該季度的調(diào)整后每股收益(EPS)為0.15美元,略低于分析師預期的0.19美元。然而,在營收方面,
    的頭像 發(fā)表于 02-11 16:06 ?591次閱讀

    推出全新Avant? 30和Avant? 50器件

    近期,成功舉辦了其年度開發(fā)者大會,吸引了全球超過6000名行業(yè)精英、技術專家和技術愛好者共襄盛舉。此次盛會聚焦于低功耗FPGA解決方案
    的頭像 發(fā)表于 01-07 11:08 ?734次閱讀

    喜報丨羅斬獲2024美國LIT照明設計大獎

    近日,羅「高爾夫7合1全彩投光燈」、「全場景應用魔方投光燈」繼榮獲iF、紅點、GMark后,再次斬獲2024美國LIT照明設計獎(LightingDesignAwards),LIT自2017年
    的頭像 發(fā)表于 12-13 15:35 ?758次閱讀
    喜報丨羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>斬獲2024美國LIT照明設計大獎

    方案 精析“蟬翼”:FPGA圖像處理方案助力鋰電池高速產(chǎn)線檢測新升級

    為新能源鋰電行業(yè)賦能第二站:FPGA高精度圖像采集與處理解決方案! 薄如蟬翼的鋰電池薄膜材料在高速產(chǎn)線上生產(chǎn)而成,實時檢測并精準分析其質(zhì)量,依托于友
    的頭像 發(fā)表于 12-04 15:56 ?809次閱讀
    友<b class='flag-5'>思</b>特<b class='flag-5'>方案</b>  精析“蟬翼”:<b class='flag-5'>FPGA</b>圖像處理<b class='flag-5'>方案</b><b class='flag-5'>助力</b>鋰電池<b class='flag-5'>高速</b>產(chǎn)線檢測新升級

    20周年慶典:智慧照明 引領未來

    在這個金秋送爽、溫情與詩意交織的季節(jié)里,城市智慧照明整體解決方案提供商——羅(ROLEDS),于11月25日在其“未來工廠”隆重舉辦了
    的頭像 發(fā)表于 11-27 12:50 ?634次閱讀
    羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>20周年慶典:智慧照明 引領<b class='flag-5'>未來</b>

    榮獲「工業(yè)設計界的奧斯卡」——日本G Mark國際設計獎!

    近日,與iF獎、紅點獎、IDEA并稱國際工業(yè)設計界頂級獎項的GMark獎獲獎名單正式揭曉,羅高爾夫7合1全彩投光燈與全場景應用魔方投光燈憑借其創(chuàng)新設計理念和產(chǎn)品設計榮獲2024日本GMark
    的頭像 發(fā)表于 11-22 16:55 ?1163次閱讀
    羅<b class='flag-5'>萊</b><b class='flag-5'>迪</b><b class='flag-5'>思</b>榮獲「工業(yè)設計界的奧斯卡」——日本G Mark國際設計獎!

    今日看點丨 UALink聯(lián)盟正式成立,與英偉達NVLink展開競爭;FPGA大廠半導體宣布重組

    1. FPGA 大廠半導體宣布重組,將裁員14% ?
    發(fā)表于 11-05 11:37 ?894次閱讀