18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity RISC-V IDE入門使用-5

XL FPGA技術(shù)交流 ? 2025-07-23 12:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、Efinity工程

io_memoryClk是與存儲(chǔ)器接口共用的時(shí)鐘,需要連接正確。

UART

由于鈦金系列是有片上晶振的,所以有些客戶可能會(huì)選擇片上晶振作為SOC的系統(tǒng)時(shí)鐘或者選擇片上晶振作為PLL的參考時(shí)鐘,再由該P(yáng)LL的輸出時(shí)鐘作為SOC的系統(tǒng)時(shí)鐘,但是由于片上晶振頻率偏差比較大,所以UART的波特率是不準(zhǔn)確的,這也是為什么UART出問題的原因。

FLASH

flash管腳interface設(shè)置。

flash出問題也是一個(gè)很常見的問題,

之前遇到有客戶反饋riscv 燒寫到flash啟動(dòng)不了,原因是 riscv 必須要控制flash,因?yàn)閎ootloader會(huì)讀取flash中的數(shù)據(jù)用于加載APP;

(2)flash的IO輸入輸出都要添加IO寄存器,之前遇到有客戶不能讀寫flash的情況。

Instance Name

Ext_flash_clk

Ext_flash_cs

Mode

output

output

I/O Standard

1.8V LVCMOS

1.8V LVCMOS

Connection Type

--

--

Register Option

register

register

Double Data

I/O Option

none

none

Enable Serialization

No

No

Clock Pin Name

soc_clk

soc_clk

Pull Option

-

-

Drive Strenght

4

4

Instance Name

Ext_falsh_dx

Base

Output

Mode

inout

Constant Output

none

I/O Standard

1.8V lvcmos

Register Option

register

Input

Double Dat

none

Connection Type

normal

Enable Serialization

No

Register Option

register

Drive Strength

4

Clock

Clk

Enable Slew Rate

No

Double data

None

Static Delay Setting

0

Pull Option

None

Output Enable

Enable Schmitt

No

Register Option

Register

Enable bus hold

No

Oputput Clock

Static Delay setting

0

Pin Name

Clk

Inverted

No

二、RISCV 工程

自從新版本的Efinity RISC-V IDE發(fā)布之后,這直沒有時(shí)間操作一下,它為RISC-V ' C '和' c++ '軟件開發(fā)提供了一個(gè)完整、無縫的環(huán)境;今天終于安裝了,但安裝自不必多說,一路點(diǎn)擊下去就可以了。來體驗(yàn)一把。

2.1 打開IDE自帶工程。
(1)首先打開軟件。

step1:選擇工程的工作空間。如果工作空間長時(shí)間不變可以勾選Use this as the default and do not ask agin。

與老版本的區(qū)別是,新版本可以將該選擇到任何地方。

wKgZO2iAaM6AIm67AAA8wCRMokg103.png

step2:生成sapphire的example。

step2: Import工程。選擇Import Projectes... 或者在Project Explorer中右擊,然后選擇Import... 或者File -> Import.

wKgZO2iAaM6AQ62JAACJ9INM2GA184.pngwKgZO2iAaNOAU3jbAABk4BX1kow155.png

step3:在打開的Import對(duì)話框中選擇Efinix Projects-> Efinix Makefile Project可以導(dǎo)入。

wKgZO2iAaNOABaneAABXU7mAWD8920.png

step4:選擇bsp位置,這里我選擇

D:FPGA_Prj9_T120F3241_RISCV_DEMOT120F324_devkitembedded_swefx_socbsp

如果是FreeRTOS的話,兩個(gè)都要輸入。

wKgZO2iAaNOAfKmxAABG_kdJ-oo773.png

setp5:選擇下一步,然后勾選相應(yīng)工程前面的方框,點(diǎn)擊finish即可以導(dǎo)入相應(yīng)的demo工程。

wKgZO2iAaNSAZwNzAABZHJHSNj0381.png

step6:右鍵選擇build Project.

step7:run或者debug。

從2022版本之后,只要把路徑轉(zhuǎn)換到soc之后,不需要再設(shè)置debug路徑

wKgZO2iAaNSAB5YlAAE5R-_iV_c088.png

這里以gpioDemo為例。

wKgZO2iAaNSATFgrAAEp7MCpW0Q602.png

進(jìn)入debug調(diào)試界面。

wKgZO2iAaNSARc3fAADvZVUjs7o116.png

查看串口打印信息,在Window->Show View ->Terminal-> open the termianl。選擇Serial Terminal設(shè)置相關(guān)的串口信息。

wKgZO2iAaNSAP-sjAAC0aXXk6o8947.pngwKgZO2iAaNSAJ6xAAAEHgylua_c372.png

2.2 Debug優(yōu)化設(shè)置

OpenOCD有三個(gè)環(huán)境變量,DEBUG,BENCH,DEBUG_OG.

wKgZO2iAaNWABD_mAADrSBOU_wg448.png

在IP生成時(shí),可以通過Application Debug Mode設(shè)置Debug開關(guān)狀態(tài),在/embedded_sw/bsp/efinix/EfxSapphireSoc/include/soc.mk

wKgZO2iAaNWAdba6AAI5qrP8mNU969.png

下面是osc.mk關(guān)于DEBUG與DEBUG_OG的設(shè)置。

wKgZO2iAaNWANyLlAABebr6ydsI602.png

當(dāng)然也可以在Window -> Preferences進(jìn)行修改。

wKgZO2iAaNWAXiN1AAIvobx0HAc214.png

或者在工程的makefile中修改

wKgZO2iAaNWAItndAACKd41tqF0375.png

在調(diào)試完成后推薦的設(shè)置是

DEBUG = NO

DEBUG_OG = NO

BENCH = no/yes[-O3生成的文件會(huì)比-Os大,速度會(huì)快一點(diǎn),但是也是個(gè)位數(shù)百分比的]

2.3 debug問題補(bǔ)充

其實(shí)在Debug時(shí)經(jīng)常會(huì)報(bào)出以下問題:

Error: no device found

Error: unable to open ftdi device with vid 0403, pid 6014, description 'ELITES-232DL', serial '*' at bus location '*'

wKgZO2iAaNWAQCKZAAAftk-Lsas664.png

這個(gè)錯(cuò)誤其實(shí)并不陌生,文檔也有一個(gè)相關(guān)的記錄.

目前易靈思的下載器使用的是FTDI的 FT232,FT2232和FT4232方案。下圖是FT2232和FT4232芯片的原理圖,F(xiàn)T2232有channel 0,1兩個(gè)通道,在下圖已經(jīng)標(biāo)出。FT4234有channel 0,1,2,3共4個(gè)通道;而ELITES-232DL使用的是FT232,它只有channel 0.所以在使用不同的下載噐方案時(shí),尤其是在對(duì)RISCV進(jìn)行debug時(shí)就是使用不同的配置參數(shù);否則就會(huì)報(bào)上面的錯(cuò)誤。

wKgZO2iAaNaABaKgAAE_pydHTFs399.pngwKgZO2iAaNaAL-Z-AAD3-lbscJU378.png

那么怎么區(qū)別下載器使用的是什么芯片方案及對(duì)應(yīng)的JTAG channel號(hào)呢?這個(gè)在打開programmer之后,就可以看到相應(yīng)的ID.位置如下圖所示。而channel號(hào)是由易靈思的驅(qū)動(dòng)來指定的,下表中列出JTAG使用的channel號(hào)。

wKgZO2iAaNaAOsUVAACdMxE7IG8531.png
FTDI器件 ID JTAG channel
FT232 0403:6014 0
FT2232 0403:6010 1
FT4232 0403:6011 1

在上面的圖中我們還把USB Target用紅色框框了出來,因?yàn)椴煌南螺d器名字是不一樣的,也是要修改的。

知道了上面的信息之后,我們就可以很清楚的知道我們的下載器使用的器件情況。

到現(xiàn)在我們可以對(duì)上面的報(bào)錯(cuò)進(jìn)行修改了,出現(xiàn)上面的報(bào)錯(cuò)時(shí)應(yīng)該怎么樣修改呢?這里還要分兩種情況,一種是hard jtag,另一種是soft的JTAG。區(qū)別在于修改的文件不同。

對(duì)于hard jtag,我們需要把embedded_swsoc_xxbspefinixEfxSapphireSocopenocdftdi.cfg(或者ftdi_ti.cfg,其中ftdi.cfg用于trion系列,而ftdi_ti.cfg 用于鈦金系列)修改成下載器讀出來的名字,這里包括ftdi_device_desc,ftdi_vid_pidftdi_channel三個(gè)參數(shù),只需要按照上面的說明配置即可。

wKgZO2iAaNaAKelnAAEjZ-mSpd4863.png

比如以YLS_DL下載器為例,

wKgZO2iAaNeASrQkAAlwTBLck-A482.png它使用的是FT2232的方案。修改結(jié)果如圖。

wKgZO2iAaNeARgx2AACw7Tipux4260.png

對(duì)于soft jtag,老版本的EFinity修改的是c232hm_ddhsl_0.cfg文件,而在2023.1版本的RISCV中已經(jīng)沒有c232hm_ddhsl_0.cfg文件了。代之的是一個(gè)external.cfg文件。里面的內(nèi)部與上面的是一樣的。

另外也遇到過修改了上面的問題還是存在問題的,經(jīng)過確認(rèn)客戶安裝的驅(qū)動(dòng)是libusb-win32,可以用zadig的libusbk試試。

wKgZO2iAaNeAGc-uAABf2fd-SPs029.png

2.4、新建工程

File -> New -> Project...

wKgZO2iAaNeASkx1AAA4pq4Jf9U843.png

可以選擇Standalone也可以選擇FreeRTOS

wKgZO2iAaNeAOLTnAABZ0v0Rddo531.png

三、接口操作

APB3接口

請(qǐng)?jiān)诠娞?hào)中搜索"APB3接口應(yīng)用"

GPIO

請(qǐng)?jiān)诠珡奶?hào)中搜索"SOC GPIO操作”

四、邏輯文件與RISCV工程文件合并燒寫

在programmer中點(diǎn)擊Combine Multiple Image Files。打開Combine Multiple Image Files對(duì)話框,

wKgZO2iAaNeATFNSAAAkdBkQopo432.png

選擇Generic Image Combination.并選擇右側(cè)的“*”添加文件,邏輯文件是生成的hex文件,RISCV工程生成的是bin文件。

wKgZO2iAaNeAebBZAABTTedU2Ug852.png

輸入output file 文件名。指定地址,邏輯文件地址為0,

軟核的起始地址是大工程中指定的起始文件,最后點(diǎn)擊Aplly。

wKgZO2iAaNeAQTrpAABp2jsN-EI173.png

把合成的文件燒寫到flash。

最后:

我們會(huì)為各種應(yīng)用提供相應(yīng)的demo,歡迎關(guān)注我們的硬件平臺(tái)

wKgZO2iAaNiAGfIiAAka5tretWA045.png


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IDE
    IDE
    +關(guān)注

    關(guān)注

    0

    文章

    358

    瀏覽量

    48574
  • RISC-V
    +關(guān)注

    關(guān)注

    47

    文章

    2701

    瀏覽量

    51088
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?497次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    芯來科技亮相RISC-V Day Tokyo 2025

    RISC-V Day Tokyo 2025春季會(huì)議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動(dòng),匯集了眾多優(yōu)秀的RISC-
    的頭像 發(fā)表于 03-03 14:07 ?825次閱讀

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    RISC-V芯片作為一種基于精簡指令集計(jì)算(RISC)原則的開源指令集架構(gòu)(ISA)芯片,近年來在多個(gè)領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢。以下是對(duì)RISC-V芯片應(yīng)用的總結(jié)。 RISC-V
    發(fā)表于 01-29 08:38

    RISC-V MCU技術(shù)

    嘿,咱來聊聊RISC-V MCU技術(shù)哈。 這RISC-V MCU技術(shù)呢,簡單來說就是基于一個(gè)叫RISC-V的指令集架構(gòu)做出的微控制器技術(shù)。RISC-V這個(gè)啊,2010年的時(shí)候,是加州大
    發(fā)表于 01-19 11:50

    RISC-V芯片問題

    RISC-V高端芯片有哪些,目前生態(tài)怎樣?
    發(fā)表于 12-27 16:41

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢,適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu) RISC-V(讀作“risk-five”)是一種開源
    的頭像 發(fā)表于 12-11 17:50 ?4000次閱讀

    如何使用 RISC-V 進(jìn)行嵌入式開發(fā)

    RISC-V指令集等因素。 安裝IDE :可以選擇基于Eclipse的Nuclei Studio IDE,它支持RISC-V架構(gòu)的嵌入式開發(fā)
    的頭像 發(fā)表于 12-11 17:32 ?2512次閱讀

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    架構(gòu)(ISA)、流水線、內(nèi)存層次結(jié)構(gòu)等。 編程語言 : 熟悉C/C++或Rust等編程語言,這些是RISC-V架構(gòu)下常用的編程語言。C語言必須好好學(xué)習(xí),這是基礎(chǔ)哦。 二、RISC-V架構(gòu)入門
    發(fā)表于 11-30 15:21

    RISC-V MCU入門

    RISC-V MCU入門哪個(gè)廠家的資料比較全?
    發(fā)表于 11-27 16:51

    RISC-V能否復(fù)制Linux 的成功?》

    方案。除了SK Telecom和Renesas,專注開發(fā)5G基站芯片的初創(chuàng)公司EdgeQ也將使用Andes核心RISC-V許可及定制擴(kuò)展,以提供集成人工智能的可編程開放式5G平臺(tái)。Andes定制擴(kuò)展允許
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    前言 RISC-V是基于RISC精簡指令集架構(gòu)開發(fā)的一個(gè)開放式指令集架構(gòu),它是由加州大學(xué)伯克利分校的計(jì)算機(jī)科學(xué)教授Krste Asanovic(克里斯蒂安·阿薩諾維奇)領(lǐng)導(dǎo)的團(tuán)隊(duì)開發(fā),RISC-V
    發(fā)表于 11-16 16:14

    RISC-V發(fā)展及FPGA廠商為什么選擇RISC-V

    是最后一家這樣做的主要供應(yīng)商(2024年5月30日)。 Microsemi 和 Gowin 的 FPGA 中也有 RISC-V 硬核,類似于 Zynq。對(duì)于 Microsemi 來說,由五個(gè) 64 位
    的頭像 發(fā)表于 11-11 10:24 ?1941次閱讀
    <b class='flag-5'>RISC-V</b>發(fā)展及FPGA廠商為什么選擇<b class='flag-5'>RISC-V</b>

    Efinity RISC-V IDE入門使用-4

    原文標(biāo)題:Efinity RISC-V IDE入門使用-4
    的頭像 發(fā)表于 11-01 11:06 ?1236次閱讀

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。 而AI
    發(fā)表于 10-31 16:06

    RISC-V近期市場情況調(diào)研

    RISC-V是一種開源的指令集架構(gòu)(ISA),近年來在全球范圍內(nèi)迅速崛起,尤其在中國,RISC-V的發(fā)展勢頭十分強(qiáng)勁。以下是目前RISC-V芯片的發(fā)展情況,以及中國在這一領(lǐng)域的主要公司和產(chǎn)品
    的頭像 發(fā)表于 10-23 15:10 ?2036次閱讀