18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

?CDCU2A877 1.8-V相位鎖定環(huán)時鐘驅動器技術文檔總結

科技綠洲 ? 2025-09-12 09:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該CDCU2A877是一款高性能、低抖動、低偏斜、零延遲緩沖器,可將差分時鐘輸入對(CK、CK)分配給10個差分時鐘輸出對(Yn、Yn)和1個差分反饋時鐘輸出對(FBOUT、FBOUT)。時鐘輸出由輸入時鐘(CK、CK)、反饋時鐘(FBIN、FBIN)、LVCMOS控制引腳(OE、OS)和模擬電源輸入(AV DD ).當OE為低電平時,除FBOUT/FBOUT外,時鐘輸出被禁用,而內部PLL繼續(xù)保持其鎖定頻率。OS(輸出選擇)是必須連接到 GND 或 V 的程序引腳 DD .當作系統(tǒng)為高電平時,OE 功能如前所述。當OS和OE都較低時,OE對Y7/Y7沒有影響,它們是自由運行的。當 AVDD接地時,PLL 被關閉并旁路用于測試目的。
*附件:cdcu2a877.pdf

當兩個時鐘輸入(CK、CK)邏輯低電平時,器件進入低功耗模式。差分輸入上的輸入邏輯檢測電路獨立于輸入緩沖器,檢測邏輯低電平,并在所有輸出、反饋和PLL關閉的低功耗狀態(tài)下運行。當時鐘輸入從邏輯低電平轉換為差分信號時,PLL重新導通,輸入和輸出使能,PLL在規(guī)定的穩(wěn)定時間內獲得反饋時鐘對(FBIN、FBIN)和時鐘輸入對(CK、CK)之間的鎖相。

該CDCU2A877能夠跟蹤擴頻時鐘 (SSC) 以降低 EMI。該器件的工作溫度范圍為 0°C 至 70°C。

特性

  • 1.8V/1.9V 鎖相環(huán)時鐘驅動器,適用于雙倍數(shù)據(jù)速率 (DDR II) 應用
  • 兼容擴頻時鐘
  • 工作頻率:125 MHz 至 410 MHz
  • 應用頻率:160 MHz 至 410 MHz
  • 低抖動(周期間):±40 ps
  • 低輸出偏斜:35 ps
  • 穩(wěn)定時間 <6 μs
  • 將一個差分時鐘輸入分配給10個差分輸出
  • CDCUA877的高驅動版本
  • 52 球 mBGA(MicroStar Junior?;BGA,0.65 毫米間距)
  • 外部反饋引腳(FBIN、FBIN)用于將輸出同步到輸入時鐘
  • 達到或超過PC2-3200/4300/5300/6400的CUA877/CUA878規(guī)范PLL標準
  • 故障安全輸入

參數(shù)

image.png
?1. 產品概述?
CDCU2A877是德州儀器(TI)設計的高性能、低抖動、低偏斜的零延遲緩沖器,專為DDR II內存應用優(yōu)化。核心功能是將一對差分時鐘輸入(CK/CK)分配至10對差分時鐘輸出(Yn/Yn)及1對反饋時鐘輸出(FBOUT/FBOUT),支持1.8V/1.9V工作電壓,適用于PC2-3200/4300/5300/6400規(guī)范。

?2. 關鍵特性?

  • ?頻率范圍?:操作頻率125–410 MHz,應用頻率160–410 MHz
  • ?低抖動性能?:周期抖動±40 ps,輸出偏斜僅35 ps
  • ?快速鎖定?:穩(wěn)定時間<6 μs,支持擴頻時鐘(SSC)以降低EMI
  • ?節(jié)能模式?:輸入時鐘為低電平時自動進入低功耗狀態(tài)
  • ?封裝?:52球mBGA(0.65mm間距,MicroStar Junior? BGA)

?3. 功能控制?

  • ? OE(輸出使能) ?:低電平時禁用輸出(FBOUT除外),PLL保持鎖定
  • ? OS(輸出選擇) ?:接地或接VDD可配置Y7/Y7為自由運行模式
  • ?反饋同步?:通過FBIN/FBIN引腳實現(xiàn)輸入與輸出的相位同步

?4. 電氣參數(shù)?

  • ?工作條件?:電壓1.7–1.9V,溫度0–70°C
  • ?絕對最大額定值?:電源電壓-0.5至2.5V,輸入/輸出電壓-0.5至VDDQ+0.5V
  • ?時序要求?:靜態(tài)相位偏移±50 ps,動態(tài)相位偏移±30 ps

?5. 應用設計?

  • ?推薦電路?:需在AVDD引腳附近放置2200pF電容,采用寬走線連接模擬電源/地
  • ?測試負載?:輸出需匹配2pF容抗與120Ω終端電阻

?6. 封裝與訂購信息?

  • 型號示例:CDCU2A877ZQL(工業(yè)溫度級)
  • 包裝選項:1000片大卷帶(NMK封裝)或250片小卷帶
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 緩沖器
    +關注

    關注

    6

    文章

    2168

    瀏覽量

    48290
  • 模擬電源
    +關注

    關注

    3

    文章

    114

    瀏覽量

    24735
  • 引腳
    +關注

    關注

    16

    文章

    1995

    瀏覽量

    54632
  • 高電平
    +關注

    關注

    6

    文章

    224

    瀏覽量

    22562
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    CDCU877,CDCU877A鎖相環(huán)時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCU877,CDCU877A鎖相環(huán)時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 11:43 ?0次下載
    <b class='flag-5'>CDCU877</b>,<b class='flag-5'>CDCU877A</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b>數(shù)據(jù)表

    CDCU2A877鎖相環(huán)時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCU2A877鎖相環(huán)時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 11:45 ?0次下載
    <b class='flag-5'>CDCU2A877</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b>數(shù)據(jù)表

    CDCV857A 2.5V鎖相環(huán)時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCV857A 2.5V鎖相環(huán)時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 11:11 ?0次下載
    CDCV857<b class='flag-5'>A</b> 2.5<b class='flag-5'>V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b>數(shù)據(jù)表

    CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:27 ?0次下載
    CDCVF2510<b class='flag-5'>A</b>鎖相<b class='flag-5'>環(huán)</b>(PLL)<b class='flag-5'>時鐘驅動器</b>數(shù)據(jù)表

    ?CDCUA877 1.8V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCUA877是一款高性能、低抖動、低偏斜、零延遲緩沖,可將差分時鐘輸入對(CK、CK)分配給十個差分時鐘輸出對(Yn、Yn)和一個差分反饋
    的頭像 發(fā)表于 09-12 09:52 ?456次閱讀
    ?CDCUA<b class='flag-5'>877</b> <b class='flag-5'>1.8V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCU877/CDCU877A 1.8V鎖相環(huán)時鐘驅動器技術文檔總結

    CDCU877是一款高性能、低抖動、低偏斜、零延遲緩沖,可分配差分時鐘輸入 對(CK、CK)到十個差分時鐘輸出對(Yn、Yn)和一個差分對反饋
    的頭像 發(fā)表于 09-19 14:17 ?452次閱讀
    ?<b class='flag-5'>CDCU877</b>/<b class='flag-5'>CDCU877A</b> <b class='flag-5'>1.8V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    CDCU877 用于DDR2 SDRAM應用的1.8V鎖相環(huán)時鐘驅動器技術手冊

    CDCU877是一款高性能、低抖動、低偏斜、零延遲緩沖,可分配差分時鐘輸入 對(CK、CK)到十個差分時鐘輸出對(Yn、Yn)和一個差分對反饋
    的頭像 發(fā)表于 09-19 15:31 ?467次閱讀
    <b class='flag-5'>CDCU877</b> 用于DDR<b class='flag-5'>2</b> SDRAM應用的<b class='flag-5'>1.8V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b>手冊

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (
    的頭像 發(fā)表于 09-22 09:21 ?212次閱讀
    ?CDCVF2510<b class='flag-5'>A</b> 3.3<b class='flag-5'>V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅動器技術文檔總結

    CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為
    的頭像 發(fā)表于 09-22 15:39 ?484次閱讀
    ?CDCVF25081 3.3-<b class='flag-5'>V</b> 鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCVF2509 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2509是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。該
    的頭像 發(fā)表于 09-22 16:22 ?587次閱讀
    ?CDCVF2509 3.3<b class='flag-5'>V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和
    的頭像 發(fā)表于 10-08 10:00 ?414次閱讀
    ?CDCVF2510 3.3<b class='flag-5'>V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDC509 3.3V相位鎖定環(huán)時鐘驅動器技術文檔總結

    CDC509 是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅動器。它使用 PLL 在頻率和相位上將反饋 (FBOUT) 輸出精確對齊到時鐘 (CLK) 輸入信號。它專為與同步
    的頭像 發(fā)表于 09-23 10:09 ?482次閱讀
    ?CDC509 3.3<b class='flag-5'>V</b><b class='flag-5'>相位</b><b class='flag-5'>鎖定</b><b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDC516 3.3V相位鎖定環(huán)時鐘驅動器技術文檔總結

    CDC516 是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅動器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和
    的頭像 發(fā)表于 09-23 10:15 ?478次閱讀
    ?CDC516 3.3<b class='flag-5'>V</b><b class='flag-5'>相位</b><b class='flag-5'>鎖定</b><b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDC536 3.3V鎖相環(huán)時鐘驅動器技術文檔總結

    CDC536 是一款高性能、低偏斜、低抖動的時鐘驅動器。它使用鎖相環(huán) (PLL) 來精確地 在頻率和相位上,將時鐘輸出信號與時鐘輸入 (CL
    的頭像 發(fā)表于 09-24 10:15 ?546次閱讀
    ?CDC536 3.3<b class='flag-5'>V</b>鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDC2536 鎖相環(huán)時鐘驅動器技術文檔總結?

    CDC2536是一款高性能、低偏斜、低抖動的時鐘驅動器。它使用鎖相環(huán) (PLL) 將時鐘輸出信號在頻率和相位上精確對齊到時鐘輸入 (CLKI
    的頭像 發(fā)表于 09-24 14:10 ?427次閱讀
    ?CDC2536 鎖相<b class='flag-5'>環(huán)</b><b class='flag-5'>時鐘驅動器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>?