時序邏輯電路是由組合邏輯電路與記憶電路(又稱存儲電路) 組合而成的。 常見時序邏輯電路有觸發(fā)器、 寄存器和計數(shù)器等。
一、 觸發(fā)器
觸發(fā)器是一種具有記憶功能的電路, 它是時序邏輯電路中的基本單元電路。觸發(fā)器的種類很多, 常見的有基本RS觸發(fā)器、 同步RS觸發(fā)器、 D觸發(fā)器、 JK觸發(fā)器、 T觸發(fā)器和主從觸發(fā)器等。
二、寄存器與移位寄存器
1、寄存器
寄存器是一種能存取二進制數(shù)據(jù)的電路。將數(shù)據(jù)存入寄存器的過程稱為“寫”, 當往寄存器中“寫”入新數(shù)據(jù)時, 以前存儲的數(shù)據(jù)會消失。將數(shù)據(jù)從寄存器中取出的過程稱為“讀”, 數(shù)據(jù)被“讀”出后, 寄存器中的該數(shù)據(jù)并不會消失,寄存器能存儲數(shù)據(jù)是因為它采用了具有記憶功能的電路——觸發(fā)器, 一個觸發(fā)器能存放1位二進制數(shù)。 一個8位寄存器至少需要8個觸發(fā)器組成, 它能存放8個“0”、 “1”這樣的二進制數(shù)。
2、移位寄存器
移位寄存器簡稱移存器, 它除了具有寄存器存儲數(shù)據(jù)的功能外, 還有對數(shù)據(jù)進行移位的功能。 移位寄存器可按下列方式分類。按數(shù)據(jù)的移動方向來分, 有左移寄存器、 右移寄存器和雙向移位寄存器。按輸入、 輸出方式來分, 有串行輸入-并行輸出、 串行輸入-串行輸出、 并行輸入-并行輸出和并行輸入-串行輸出方式。
三、計數(shù)器
計數(shù)器是一種具有計數(shù)功能的電路, 它主要由觸發(fā)器和門電路組成, 是數(shù)字系統(tǒng)中使用最多的時序邏輯電路之一。 計數(shù)器不但可用來對脈沖的個數(shù)進行計數(shù), 還可以用于數(shù)字運算、 分頻、 定時控制等。
計數(shù)器的種類有二進制計數(shù)器、 十進制計數(shù)器和任意進制計數(shù)器(或稱 N 進制計數(shù)器) , 這些計數(shù)器中又有加法計數(shù)器(又稱遞增計數(shù)器) 和減法計數(shù)器(也稱遞減計數(shù)器) 之分。
-
寄存器
+關注
關注
31文章
5498瀏覽量
128105 -
觸發(fā)器
+關注
關注
14文章
2048瀏覽量
62853 -
時序邏輯電路
+關注
關注
2文章
94瀏覽量
17012
發(fā)布評論請先 登錄
咨詢符合國標GB/T 4728.12-2022的邏輯門電路設計軟件
每周推薦!電子工程師自學資料及各種電路解析
電子工程師自學速成 —— 提高篇
實用電子電路設計(全6本)——數(shù)字邏輯電路的ASIC設計
數(shù)字電路—22、時序邏輯電路
發(fā)燒友必看:揭秘邏輯LC電路的神秘作用
如何使用 Verilog 進行數(shù)字電路設計
什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點
FPGA編碼風格介紹

評論