18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>可編程邏輯>FPGA/ASIC>Verilog設(shè)計(jì)FPGA有什么注意事項(xiàng)?

Verilog設(shè)計(jì)FPGA有什么注意事項(xiàng)?

2018-08-01 | doc | 0.70 MB | 次下載 | 免費(fèi)

資料介紹

  先記下來:

  1、不使用初始化語句;

  2、不使用延時(shí)語句;

  3、不使用循環(huán)次數(shù)不確定的語句,如:forever,while等;

  4、盡量采用同步方式設(shè)計(jì)電路;

  5、盡量采用行為語句完成設(shè)計(jì);

  6、always過程塊描述組合邏輯,應(yīng)在敏感信號(hào)表中列出所有的輸入信號(hào);

  7、所有的內(nèi)部寄存器都應(yīng)該可以被復(fù)位;

  8、用戶自定義原件(UDP元件)是不能被綜合的。

  一:基本

  Verilog中的變量有線網(wǎng)類型和寄存器類型。線網(wǎng)型變量綜合成wire,而寄存器可能綜合成WIRE,鎖存器和觸發(fā)器,還有可能被優(yōu)化掉。

  二:verilog語句結(jié)構(gòu)到門級(jí)的映射

  1、連續(xù)性賦值:assign

  連續(xù)性賦值語句邏輯結(jié)構(gòu)上就是將等式右邊的驅(qū)動(dòng)左邊的結(jié)點(diǎn)。因此連續(xù)性賦值的目標(biāo)結(jié)點(diǎn)總是綜合成由組合邏輯驅(qū)動(dòng)的結(jié)點(diǎn)。Assign語句中的延時(shí)綜合時(shí)都將忽視。

  2、過程性賦值:

  過程性賦值只出現(xiàn)在always語句中。

  阻塞賦值和非阻塞賦值就該賦值本身是沒有區(qū)別的,只是對(duì)后面的語句有不同的影響。

  建議設(shè)計(jì)組合邏輯電路時(shí)用阻塞賦值,設(shè)計(jì)時(shí)序電路時(shí)用非阻塞賦值。

  過程性賦值的賦值對(duì)象有可能綜合成wire, latch,和flip-flop,取決于具體狀況。如,時(shí)鐘控制下的非阻塞賦值綜合成flip-flop。

  過程性賦值語句中的任何延時(shí)在綜合時(shí)都將忽略。

  建議同一個(gè)變量單一地使用阻塞或者非阻塞賦值。

  3、邏輯操作符:

  邏輯操作符對(duì)應(yīng)于硬件中已有的邏輯門,一些操作符不能被綜合:===、!==。

  4、算術(shù)操作符:

  Verilog中將reg視為無符號(hào)數(shù),而integer視為有符號(hào)數(shù)。因此,進(jìn)行有符號(hào)操作時(shí)使用integer,使用無符號(hào)操作時(shí)使用reg。

  5、進(jìn)位:

  通常會(huì)將進(jìn)行運(yùn)算操作的結(jié)果比原操作數(shù)擴(kuò)展一位,用來存放進(jìn)位或者借位。如:

  Wire [3:0] A,B;

  Wire [4:0] C;

  Assign C=A+B;

  C的最高位用來存放進(jìn)位。

  6、關(guān)系運(yùn)算符:

  關(guān)系運(yùn)算符:《,》,《=,》=

  和算術(shù)操作符一樣,可以進(jìn)行有符號(hào)和無符號(hào)運(yùn)算,取決于數(shù)據(jù)類型是reg,net還是integer。

  7、相等運(yùn)算符:==,!=

  注意:===和!==是不可綜合的。

  可以進(jìn)行有符號(hào)或無符號(hào)操作,取決于數(shù)據(jù)類型

  8、移位運(yùn)算符:

  左移,右移,右邊操作數(shù)可以是常數(shù)或者是變量,二者綜合出來的結(jié)果不同。

  9、部分選擇:

  部分選擇索引必須是常量。

  10、BIT選擇:

  BIT選擇中的索引可以用變量,這樣將綜合成多路(復(fù)用)器。

  11、敏感表:Always過程中,所有被讀取的數(shù)據(jù),即等號(hào)右邊的變量都要應(yīng)放在敏感表中,不然,綜合時(shí)不能正確地映射到所用的門。

  12、IF:

  如果變量沒有在IF語句的每個(gè)分支中進(jìn)行賦值,將會(huì)產(chǎn)生latch。如果IF語句中產(chǎn)生了latch,則IF的條件中最好不要用到算術(shù)操作。Case語句類似。Case的條款可以是變量。

  如果一個(gè)變量在同一個(gè)IF條件分支中先贖值然后讀取,則不會(huì)產(chǎn)生latch。如果先讀取,后贖值,則會(huì)產(chǎn)生latch。

  13、循環(huán):

  只有for-loop語句是可以綜合的。

  14、設(shè)計(jì)時(shí)序電路時(shí),建議變量在always語句中賦值,而在該always語句外使用,使綜合時(shí)能準(zhǔn)確地匹配。建議不要使用局部變量。

  15、不能在多個(gè)always塊中對(duì)同一個(gè)變量贖值

  16、函數(shù)

  函數(shù)代表一個(gè)組合邏輯,所有內(nèi)部定義的變量都是臨時(shí)的,這些變量綜合后為wire。

  17、任務(wù):

  任務(wù)可能是組合邏輯或者時(shí)序邏輯,取決于何種情況下調(diào)用任務(wù)。

  18、Z:

  Z會(huì)綜合成一個(gè)三態(tài)門,必須在條件語句中賦值

  19、參數(shù)化設(shè)計(jì):

  優(yōu)點(diǎn):參數(shù)可重載,不需要多次定義模塊

下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評(píng)論

查看更多

下載排行

本周

  1. 1RK3588數(shù)據(jù)手冊(cè)
  2. 2.24 MB   |  7次下載  |  免費(fèi)
  3. 2臺(tái)達(dá)變頻器VFD-M使用手冊(cè)
  4. 2.51 MB   |  2次下載  |  免費(fèi)
  5. 3DAP03變頻器使用手冊(cè)
  6. 5.72 MB   |  2次下載  |  免費(fèi)
  7. 4PC0310 高亮度恒流LED驅(qū)動(dòng)控制電路數(shù)據(jù)手冊(cè)
  8. 0.54 MB   |  1次下載  |  免費(fèi)
  9. 5SAJ8000變頻器使用手冊(cè)
  10. 1.37 MB   |  1次下載  |  免費(fèi)
  11. 6HSJ08 電機(jī)驅(qū)動(dòng)芯片數(shù)據(jù)手冊(cè)
  12. 1.00 MB   |  次下載  |  免費(fèi)
  13. 7超大量程數(shù)字電容表BK-820電路原理圖資料
  14. 0.14 MB   |  次下載  |  10 積分
  15. 8ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見問題說明
  16. 1.31 MB   |  次下載  |  免費(fèi)

本月

  1. 1常用電子元器件集錦
  2. 1.72 MB   |  24500次下載  |  免費(fèi)
  3. 2如何看懂電子電路圖
  4. 12.88 MB   |  137次下載  |  免費(fèi)
  5. 3PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊(cè)
  6. 3.03 MB   |  14次下載  |  免費(fèi)
  7. 4ssd1306單片 CMOS OLED/PLED 驅(qū)動(dòng)芯片中文手冊(cè)
  8. 1.66 MB   |  11次下載  |  1 積分
  9. 5PC5502負(fù)載均流控制電路數(shù)據(jù)手冊(cè)
  10. 1.63 MB   |  11次下載  |  免費(fèi)
  11. 6PC2464具理想二極管的浪涌抑制控制器數(shù)據(jù)手冊(cè)
  12. 4.42 MB   |  9次下載  |  免費(fèi)
  13. 7PC2466高電壓浪涌抑制器數(shù)據(jù)手冊(cè)
  14. 3.37 MB   |  8次下載  |  免費(fèi)
  15. 8ESP32開發(fā)板元件資料
  16. 0.03 MB   |  7次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935132次下載  |  10 積分
  3. 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
  4. 1.48MB  |  420064次下載  |  10 積分
  5. 3Altium DXP2002下載入口
  6. 未知  |  233089次下載  |  10 積分
  7. 4電路仿真軟件multisim 10.0免費(fèi)下載
  8. 340992  |  191409次下載  |  10 積分
  9. 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
  10. 158M  |  183345次下載  |  10 積分
  11. 6labview8.5下載
  12. 未知  |  81593次下載  |  10 積分
  13. 7Keil工具M(jìn)DK-Arm免費(fèi)下載
  14. 0.02 MB  |  73818次下載  |  10 積分
  15. 8LabVIEW 8.6下載
  16. 未知  |  65990次下載  |  10 積分