完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 仿真器
仿真器(emulator)以某一系統(tǒng)復(fù)現(xiàn)另一系統(tǒng)的功能。與計(jì)算機(jī)模擬系統(tǒng)(Computer Simulation)的區(qū)別在于,仿真器致力于模仿系統(tǒng)的外在表現(xiàn)、行為,而不是模擬系統(tǒng)的抽象模型。
文章:695個(gè) 瀏覽:86491次 帖子:806個(gè)
電源仿真器預(yù)測數(shù)據(jù)中心動(dòng)態(tài)性能
數(shù)據(jù)中心是支持不斷增長的數(shù)據(jù)交換和數(shù)據(jù)存儲(chǔ)需求所必需的,如今已成為全球網(wǎng)絡(luò)基礎(chǔ)設(shè)施和計(jì)算設(shè)施的基本組成部分。2018年數(shù)據(jù)中心整體用電量已達(dá)205TWh...
2022-07-29 標(biāo)簽:逆變器仿真器數(shù)據(jù)中心 832 0
TransModeler SE和TransModeler的對比
TransModeler軟件進(jìn)入中國市場以來,由于其優(yōu)越的性能和較低的價(jià)格,受到了用戶的青睞。與其他一些交通仿真軟件設(shè)定功能模塊、按照路段和交叉口數(shù)目進(jìn)...
將仿真器和電腦以及要燒寫的目標(biāo)板連接起來,給目標(biāo)板供電(如果設(shè)備在線工作可以直接給設(shè)備供電,如果是單獨(dú)給一塊板子上電要自己加電源)。這個(gè)時(shí)候就可以打開 ...
由于 TI 的 DSP 燒寫要比單片機(jī)略微復(fù)雜,很多客戶對燒寫不是很熟悉,所以我們將燒寫方法做一個(gè)簡單的介紹。DSP 一般采用的是在線燒寫方法,即在電路...
cocotb中的基礎(chǔ)語法與SystemVerilog中的常用語法對照總結(jié)
對于信號的讀取,我們在SystemVerilog中,可以直接讀取信號值,而在cocotb中,其為接口變量提供了value方法屬性用于獲取信號值。
JTAG(Joint Test Action Group,聯(lián)合測試行動(dòng)小組)是一種國際標(biāo)準(zhǔn)測試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測試。...
從仿真器的角度對Verilog語言的語法規(guī)則進(jìn)行解讀
綜合工具讀入源文件,通過綜合算法將設(shè)計(jì)轉(zhuǎn)化為網(wǎng)表,比如DC。能夠綜合的特性要求Verilog語言能夠描述信號的各種狀態(tài)(0,1,x,z)、信號和模塊的連...
要想深入理解Verilog就必須正視Verilog語言同時(shí)具備硬件特性和軟件特性。
總體而言,Veloce 電源應(yīng)用程序和動(dòng)態(tài)讀取波形 API 有助于在系統(tǒng)級別進(jìn)行更高效的電源分析,這是基于文件的流程無法實(shí)現(xiàn)的。恰當(dāng)?shù)睦樱篤elo...
隨著視頻流等應(yīng)用的開發(fā),設(shè)計(jì)人員必須考慮他們的應(yīng)用是否可以在最佳和邊際射頻條件下運(yùn)行。他們還應(yīng)努力滿足對所有射頻條件的質(zhì)量預(yù)期。
基于CPLD的多波形信號發(fā)生器實(shí)現(xiàn)了各種波形的產(chǎn)生,尤其是實(shí)現(xiàn)了傳統(tǒng)的函數(shù)信號發(fā)生器不具有的一些波形的產(chǎn)生。
vcs學(xué)習(xí)筆記(常用選項(xiàng)/仿真流程/代碼覆蓋率/綜合后仿真/圖一樂技巧)
VCS是編譯型verilog仿真器,VCS先將verilog/systemverilog文件轉(zhuǎn)化為C文件,在linux下編譯生成的可執(zhí)行文./simv即...
電池仿真器是一種模擬真實(shí)電池電氣特性的電子儀器。關(guān)鍵特性包括功率、電流、電壓和等效串聯(lián)電阻(ESR)。它為類似于實(shí)際電池的設(shè)備提供所需的電壓、功率和電流...
2022-03-29 標(biāo)簽:電池組仿真器電池管理系統(tǒng) 4.7k 0
如今,電池供電的電機(jī)驅(qū)動(dòng)解決方案通??梢允褂梅浅5偷墓ぷ麟妷禾峁?shù)百瓦的功率。在這類應(yīng)用中,若要確保整體系統(tǒng)的能效和可靠性,就必定要正確管理流經(jīng)電子設(shè)備...
在芯片前端設(shè)計(jì)工程師的日常工作中,需要用硬件描述語言Verilog HDL將各種算法/協(xié)議等實(shí)現(xiàn)后,再進(jìn)行RTL的功能仿真,以便在軟件環(huán)境中,驗(yàn)證電路的...
WEBENCH WebTHERM PCB熱編輯器和仿真器中的散熱結(jié)果
WebTHERM? 軟件已經(jīng)在2001年用于WEBENCH?電源設(shè)計(jì)。它從一款針對有限數(shù)量組件的單層仿真器發(fā)展為一個(gè)支持超過550款設(shè)計(jì)的軟件,其中包括...
代碼斷點(diǎn)是最簡單的斷點(diǎn)。開發(fā)人員只需要選擇C代碼或者反匯編窗口中的ASM指令并設(shè)置斷點(diǎn)即可。一旦斷點(diǎn)被觸發(fā),程序就會(huì)暫停。
在設(shè)計(jì)滿足全球電磁兼容能力(EMC)標(biāo)準(zhǔn)的產(chǎn)品時(shí),靜電放電(ESD)抗擾度測試至關(guān)重要。大多數(shù)產(chǎn)品都會(huì)遵循主要國際標(biāo)準(zhǔn),比如IEC 61000-4-2和...
滿足EMC嚴(yán)苛測試要求,使用示波器檢驗(yàn)ESD仿真器
大多數(shù)ESD標(biāo)準(zhǔn)對大多數(shù)產(chǎn)品規(guī)定觸點(diǎn)放電測試電平為±4 kV,但會(huì)因應(yīng)用或使用環(huán)境而變化。
基于指令級模擬器加邏輯仿真器實(shí)現(xiàn)協(xié)同驗(yàn)證環(huán)境的搭建
軟硬件協(xié)同驗(yàn)證的概念已經(jīng)提出多年,但是直到這些年隨著SOC技術(shù)的發(fā)展,軟硬件協(xié)同驗(yàn)證技術(shù)才得到更多的關(guān)注和重視,并得到發(fā)展。軟硬件協(xié)同驗(yàn)證是一種在硬件流...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |