完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1699個 瀏覽:132965次 帖子:56個
Xilinx 16nm Virtex UltraScale+ FPGA器件的功能
在本視頻中,了解Xilinx采用高帶寬存儲器(HBM)和CCIX技術(shù)的16nm Virtex UltraScale + FPGA的功能和存儲器帶寬。
如何在Vivado中應(yīng)用物理優(yōu)化獲得更好的設(shè)計性能
物理優(yōu)化是Vivado實現(xiàn)流程中更快時序收斂的重要組成部分。 了解如何在Vivado中應(yīng)用此功能以交換運行時以獲得更好的設(shè)計性能。
了解如何使用新的激活許可為Vivado工具生成浮動或基于服務(wù)器的許可證。 此外,了解如何查看,提供甚至將這些許可證返還給Xilinx
卓越的賽靈思聯(lián)盟成員Xylon展示了他們利用Xilinx Zynq-7000的最新ADAS解決方案。 他們最新的開發(fā)套件logiADAK 3.0汽車駕...
了解如何在嵌入式Linux中使用GPIO,特別強調(diào)Zynq-7000系列。 我們介紹了基本的用戶和內(nèi)核空間GPIO使用情況,以及GPIO,GPIO密鑰...
了解系統(tǒng)監(jiān)控儀System Monitor的各種功能
了解System Monitor的各種功能以及如何利用它來在各種應(yīng)用程序/市場中增加重要價值。
賽靈思平臺開發(fā)高級副總裁 Victor Peng 暢談 Vivado
面向未來十年All Programmable,一個以IP及系統(tǒng)為中心的工具套件,把可編程系統(tǒng)的集成度和實現(xiàn)速度提升至原來的4倍。賽靈思公司(Xilinx...
超越--賽靈思7系列28nm FPGA產(chǎn)品發(fā)布會
超越--賽靈思7系列28nm FPGA產(chǎn)品發(fā)布會
MadV Technology的Madventure 360 VR相機介紹
MadV Technology的Madventure 360?? VR攝像機適用于個人和專業(yè),是同類產(chǎn)品中最輕薄的。 它使人們可以使用口袋大小的設(shè)備拍...
賽靈思的UltraScale架構(gòu) - 業(yè)界首款ASIC級可編程架構(gòu)
UltraScale是一款革命性創(chuàng)新型FPGA架構(gòu),用作類似于ASIC的設(shè)計方法,能幫助我們領(lǐng)先競爭對手整整一代的水平。
帶多軸電機控制和EtherCAT網(wǎng)絡(luò)的集成驅(qū)動系統(tǒng)的演示
該視頻演示展示了一個帶有多軸電機控制和EtherCAT網(wǎng)絡(luò)的集成驅(qū)動系統(tǒng)。 QDesys實現(xiàn)的單芯片Zynq-7000 All Programmab...
了解如何使用GUI界面創(chuàng)建Vivado HLS項目,編譯和執(zhí)行C,C ++或SystemC算法,將C設(shè)計合成到RTL實現(xiàn),查看報告并了解輸出文件。
在系統(tǒng)設(shè)計的初期我們不僅要考慮要實現(xiàn)的功能,性能,可操作性等方面,還有一方面便是實地的使用環(huán)境,如高溫,高濕等惡劣的條件給系統(tǒng)設(shè)計提出了新的要求
何使用Xilinx軟件開發(fā)套件XSDK創(chuàng)建簡單的應(yīng)用程序
了解如何使用Xilinx軟件開發(fā)套件(XSDK)中的應(yīng)用程序模板創(chuàng)建簡單的應(yīng)用程序。 本視頻將引導您完成創(chuàng)建“Hello,World!”,編輯源代碼,...
2018-11-26 標簽:賽靈思代碼應(yīng)用程序 4.4k 0
如何使用Vivado Design Suite IP Integrator的調(diào)試AXI接口
了解如何使用Vivado Design Suite IP Integrator有效地調(diào)試AXI接口。 本視頻介紹了如何使用該工具的好處,所需的調(diào)試步驟和演示。
Vivado Design Suite搭配版本控制系統(tǒng)進行使用
了解將Vivado Design Suite與版本控制系統(tǒng)配合使用的最佳實踐。 修訂控制系統(tǒng)用于嚴格控制復雜工具編輯的質(zhì)量; 允許開發(fā)人員在保護現(xiàn)有...
2018-11-20 標簽:控制系統(tǒng)賽靈思design 4.4k 0
用于開發(fā)高性能信號處理應(yīng)用的Kintex-7 FPGA DSP套件介紹
與Avnet Electronics Marketing共同開發(fā)的帶有高速模擬的Kintex-7 FPGA DSP套件是用于開發(fā)高性能信號處理應(yīng)用的DS...
Xilinx Zynq UltraScale+ MPSoC的同步調(diào)試和跟蹤演示
Lauterbach演示了Zynq UltraScale + MPSoC上的ARM Cortex-A53和Cortex-R5內(nèi)核在2015年嵌入式世界中...
這篇文章是關(guān)于Xilinx DPD最后一篇總結(jié)文章,內(nèi)容涉及的比較寬泛,但在使用的是要注意的問題。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |