完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1699個 瀏覽:132964次 帖子:56個
Opal Kelly公司總部位于俄勒岡州波特蘭的 Opal Kelly 公司專門從事基于FPGA的USB模塊開發(fā),曾大量推出基于賽靈思 FPGA的USB...
當(dāng)ISE調(diào)用ModelSim進(jìn)行仿真的時候,如果在FPGA設(shè)計中使用了Xilinx提供的的IP core或者其他的原語語句,ModelSim不添加Xil...
當(dāng)今的消費(fèi)者正在以多種方式使用電視屏幕來觀看各種內(nèi)容, 包括線性電視、時移電視、OTT 電視廣播和在線視頻等;以及玩游戲、在社交媒體上發(fā)帖或與其他人在網(wǎng)...
All Programmable SoC 產(chǎn)品為賽靈思為設(shè)計人員提供了有力渠道
為了最大限度地提高系統(tǒng)性能,降低風(fēng)險,實(shí)現(xiàn)更快速和可預(yù)測的設(shè)計周期,Xilinx 推出了可編程領(lǐng)域的首套綜合設(shè)計方法。Xilinx 收集了專家用戶的最佳...
Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載12:Spartan
Spartan-6 器件最多包含6 個CMT,12 個PLL。PLL 的主要用途是作為頻率合成器,產(chǎn)生更寬范圍的頻率輸出,在與CMT 中的DCM 連接時...
DCM:即 Digital Clock Manager 數(shù)字時鐘管理,關(guān)于DCM的作用: 顧名思義DCM的作用就是管理,掌控時鐘的專用模塊。
如何用ChipScopy創(chuàng)建并運(yùn)行l(wèi)ink sweep
這個Demo將介紹如何用ChipScopy創(chuàng)建并運(yùn)行l(wèi)ink sweep。
基于 FPGA 的 ASIC 原型可快速、準(zhǔn)確地實(shí)現(xiàn) SoC 系統(tǒng)建模和驗(yàn)證并加速軟件和固件的開發(fā)。Xilinx 推出Virtex?-7 2000T 器...
Smarter Networks的三大關(guān)鍵特征簡介
Smarter Networks能夠在整個網(wǎng)絡(luò)域范圍內(nèi)整合智能和分析功能,從而解決這類問題。解決這些問題后,網(wǎng)絡(luò)就能夠進(jìn)行自我配置,在高效運(yùn)行的同時還可...
2013-04-09 標(biāo)簽:賽靈思All ProgrammableSmarter Networks 1.7k 0
Xilinx Virtex Ultrascale? FPGA 電源解決方案
PMP9475 12V 輸入?yún)⒖荚O(shè)計以緊湊高效的設(shè)計提供為 Xilinx's Virtex? Ultrascale? 系列 FPGA 供電時所需的所有電...
Xilinx FPGA開發(fā)軟件為ISE.現(xiàn)在其版本更新比較快,大家現(xiàn)在常用的版本都在ISE12.1了。
AI觀察室|無需實(shí)體FPGA也能AI部署?聽聽清華汪玉研究團(tuán)隊怎么說
曾書霖:在研究中,我們對公有云和私有云兩種場景進(jìn)行了區(qū)分(如下圖所示)。公有云主要強(qiáng)調(diào)用戶之間的隔離,包括資源隔離和性能隔離。
Vivado設(shè)計套件助力快速編譯設(shè)計并達(dá)到性能目標(biāo)
Suhel?Dhanani AMD 自適應(yīng) SoC 與 FPGA 事業(yè)部軟件營銷總監(jiān) 在設(shè)計規(guī)模和復(fù)雜性不斷增長的世界里,SoC 和 FPGA 設(shè)計需要...
靈活應(yīng)變的計算平臺才能滿足運(yùn)行卷積神經(jīng)網(wǎng)絡(luò)的嵌入式 AI 的要求
在傳統(tǒng)的 SoC 中,決定性能的特性如存儲器架構(gòu)和計算精確度等是固定的。最小值通常為 8 位,由核心 CPU 定義,不過就給定的算法而言最佳精度可能更低。
logiADAK 套件可演示業(yè)界一流的自動校準(zhǔn) IP(logiOWL 汽車自校準(zhǔn))?;?logiOWL 的自動校準(zhǔn)運(yùn)行完全嵌入在車輛中。此外,它還可在...
2019-07-31 標(biāo)簽:賽靈思自動校準(zhǔn) 1.6k 0
Xilinx在2017嵌入式世界大會上展示響應(yīng)最快且可重配置的視覺導(dǎo)向智能系統(tǒng)
2017年3月16日,北京—All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,NASDAQ:XLNX))在正...
2017-03-17 標(biāo)簽:嵌入式賽靈思智能系統(tǒng) 1.6k 0
通過芯片工藝和架構(gòu)為所有產(chǎn)品組合實(shí)現(xiàn)高功率效率
UltraScale+ 器件系列以低功耗半導(dǎo)體工藝(TSMC 16 納米FinFET+)為基礎(chǔ),與 7 系列 FPGA 及 SoC 相比,能將整體器件級...
運(yùn)行于Zynq SoC上μITRON(操作系統(tǒng))的繼任者:eT
eT-Kernel是由eSOL公司推出的基于T-Engine的操作系統(tǒng),有望成為?ITRON操作系統(tǒng)的繼任者,可在Zynq SoC上運(yùn)行。
賽靈思FPGA設(shè)計技巧與應(yīng)用創(chuàng)新(二)
前面的博文中已經(jīng)提到了基于Sigma-Delta ADC采樣的數(shù)據(jù)采集系統(tǒng),并詳細(xì)說了Sinc3抽樣濾波器的設(shè)計方法,在有詳細(xì)介紹。后來將前面的ADC也...
2017-02-11 標(biāo)簽:FPGAFPGA設(shè)計賽靈思 1.6k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |