完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > Cadence
鏗騰電子科技有限公司(Cadence Design Systems, Inc; NASDAQ:CDNS)是一個專門從事電子設計自動化(EDA)的軟件公司,由SDA Systems和ECAD兩家公司于1988年兼并而成。是全球最大的電子設計技術(shù)(Electronic Design Technologies)、程序方案服務和設計服務供應商。其解決方案旨在提升和監(jiān)控半導體、計算機系統(tǒng)、網(wǎng)絡工程和電信設備、消費電子產(chǎn)品以及其它各類型電子產(chǎn)品的設計。
Cadence電子設計仿真工具標準搭載村田制作所的產(chǎn)品數(shù)據(jù)
株式會社村田制作所(以下簡稱“村田”)已在?Cadence Design Systems, Inc.(總部:美國加利福尼
2025 Cadence 中國技術(shù)巡回研討會即將開啟 ——系統(tǒng)設計與分析專場研討會(上海站)
電子設計自動化領(lǐng)域領(lǐng)先的供應商 Cadence,誠邀您參加“ 2025 Cadence 中國技術(shù)巡回研討會”,會議將集聚
2025-10-20 標簽: Cadence 系統(tǒng)設計 386 0
Cadence AI芯片與3D-IC設計流程支持臺積公司N2和A16工藝技術(shù)
楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片設計自動化和 IP 領(lǐng)域取得重大進展,這一成
Cadence 借助 NVIDIA DGX SuperPOD 模型擴展數(shù)字孿生平臺庫,加速 AI 數(shù)據(jù)中心部署與運營
? 中國上海,2025 年 9 月 15 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣
2025-09-15 標簽: NVIDIA Cadence 數(shù)據(jù)中心 1110 0
2025 年 9 月 11 日,由 Design & Reuse 主辦的 IP SoC China 2025 將
Cadence在3D-IC以及AI領(lǐng)域的創(chuàng)新實踐
當前,人工智能正以前所未有的深度重塑半導體產(chǎn)業(yè)鏈的核心環(huán)節(jié),而作為芯片設計的“引擎”,EDA(電子設計自動化)領(lǐng)域正經(jīng)歷
今日看點丨螞蟻集團加碼芯片布局;Cadence 225億收購??怂箍翟O計與工程業(yè)務
華為麒麟9020芯片首次公開亮相,技術(shù)完全自主可控 ? 日前,華為新一代三折疊旗艦Mate XTs非凡大師發(fā)布,華為常務
Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP
我們很高興展示基于臺積電成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功
Cadence運用代理式AI應對智能系統(tǒng)設計挑戰(zhàn)
數(shù)字化時代,AI(人工智能)正以前所未有的速度重塑全球科技格局。從生成式 AI 的爆發(fā),到輔助駕駛汽車的快速落地,從藥物
CadenceLIVE China 2025中國用戶大會精彩收官
2025 年 8 月 19 日,一年一度的 CadenceLIVE China 中國用戶大會在上海盛大收官。本次盛會匯聚
鏗騰電子科技有限公司(Cadence Design Systems, Inc; NASDAQ:CDNS)是一個專門從事電子設計自動化(EDA)的軟件公司,由SDA Systems和ECAD兩家公司于1988年兼并而成。是全球最大的電子設計技術(shù)(Electronic Design Technologies)、程序方案服務和設計服務供應商。其解決方案旨在提升和監(jiān)控半導體、計算機系統(tǒng)、網(wǎng)絡工程和電信設備、消費電子產(chǎn)品以及其它各類型電子產(chǎn)品的設計。
電話: 86.21.61222300
傳真: 86.21.60312555
Cadence Allegro系統(tǒng)互連平臺能夠跨集成電路、封裝和PCB協(xié)同設計高性能互連。應用平臺的協(xié)同設計方法,工程師可以迅速優(yōu)化I/O緩沖器之間和跨集成電路、封裝和PCB的系統(tǒng)互聯(lián)。該方法能避免硬件返工并降低硬件成本和縮短設計周期。約束驅(qū)動的Allegro流程包括高級功能用于設計捕捉、信號完整性和物理實現(xiàn)。由于它還得到Cadence Encounter與Virtuoso平臺的支持,Allegro協(xié)同設計方法使得高效的設計鏈協(xié)同成為現(xiàn)實。
使用Cadence Fidelity LES求解器進行高保真噪聲預測
日益城市化的世界中,噪聲污染已成為一項重大挑戰(zhàn)。對于汽車和航空航天工程師而言,這個問題的影響遠不止帶來煩惱,它還對性能和合規(guī)性構(gòu)成了嚴重的擔憂。過高的噪...
使用Fidelity LES求解器解決高速射流模擬挑戰(zhàn)
模擬高速射流既是一項技術(shù)挑戰(zhàn),也是流體動力學領(lǐng)域一個激動人心的研究前沿。隨著航空航天技術(shù)的發(fā)展,尤其是在超音速和高超音速飛行領(lǐng)域,深入了解這些極端速度下...
Broadcom使用Cadence Spectre FMC Analysis進行時序變化分析
對于最新的微型半導體制作工藝而言,制程工藝變化和器件不匹配帶來了深遠影響。復雜制程工藝也會影響器件生產(chǎn)的可變性,進而影響整體良品率。 蒙特卡洛(MC)仿...
在技術(shù)和連通性主宰一切的時代,電子和機械設計的融合將徹底改變用戶體驗。獨立開發(fā)器件的時代已經(jīng)過去;市場對創(chuàng)新、互聯(lián)產(chǎn)品的需求推動了業(yè)內(nèi)對協(xié)作方法的需求。
Allegro Skill封裝功能-導出device文件介紹與演示
Device文件定義了原理圖中的符號(Symbol)與實際PCB布局中的封裝(Footprint)之間的對應關(guān)系。例如,一個電阻的原理圖符號可能對應多種...
Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功
我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這一...
如何使用Python API創(chuàng)建自定義函數(shù)
Cadence 統(tǒng)一調(diào)試平臺 Verisium Debug 提供多種調(diào)試功能,如 RTL 調(diào)試、UVM 仿真平臺調(diào)試、UPF 調(diào)試、DMS 調(diào)試等。從 ...
2024-03-07 標簽:Cadence 0 1.9k
Cadence電子設計仿真工具標準搭載村田制作所的產(chǎn)品數(shù)據(jù)
株式會社村田制作所(以下簡稱“村田”)已在?Cadence Design Systems, Inc.(總部:美國加利福尼亞州,以下簡稱“Cadence”...
2025 Cadence 中國技術(shù)巡回研討會即將開啟 ——系統(tǒng)設計與分析專場研討會(上海站)
電子設計自動化領(lǐng)域領(lǐng)先的供應商 Cadence,誠邀您參加“ 2025 Cadence 中國技術(shù)巡回研討會”,會議將集聚 Cadence 的開發(fā)者與 C...
2025-10-20 標簽:Cadence系統(tǒng)設計 386 0
Cadence AI芯片與3D-IC設計流程支持臺積公司N2和A16工藝技術(shù)
楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片設計自動化和 IP 領(lǐng)域取得重大進展,這一成果得益于其與臺積公司的長期合作關(guān)...
Cadence 借助 NVIDIA DGX SuperPOD 模型擴展數(shù)字孿生平臺庫,加速 AI 數(shù)據(jù)中心部署與運營
? 中國上海,2025 年 9 月 15 日 —— 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,Cadence?Realit...
2025-09-15 標簽:NVIDIACadence數(shù)據(jù)中心 1.1k 0
2025 年 9 月 11 日,由 Design & Reuse 主辦的 IP SoC China 2025 將在上海淳大萬麗酒店舉辦。
Cadence在3D-IC以及AI領(lǐng)域的創(chuàng)新實踐
當前,人工智能正以前所未有的深度重塑半導體產(chǎn)業(yè)鏈的核心環(huán)節(jié),而作為芯片設計的“引擎”,EDA(電子設計自動化)領(lǐng)域正經(jīng)歷著從傳統(tǒng)規(guī)則驅(qū)動向數(shù)據(jù)智能驅(qū)動的...
今日看點丨螞蟻集團加碼芯片布局;Cadence 225億收購??怂箍翟O計與工程業(yè)務
華為麒麟9020芯片首次公開亮相,技術(shù)完全自主可控 ? 日前,華為新一代三折疊旗艦Mate XTs非凡大師發(fā)布,華為常務董事、終端BG董事長余承東在發(fā)布...
Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP
我們很高興展示基于臺積電成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋求 Die-...
Cadence運用代理式AI應對智能系統(tǒng)設計挑戰(zhàn)
數(shù)字化時代,AI(人工智能)正以前所未有的速度重塑全球科技格局。從生成式 AI 的爆發(fā),到輔助駕駛汽車的快速落地,從藥物研發(fā)的效率躍遷,到工業(yè)生產(chǎn)的智能...
CadenceLIVE China 2025中國用戶大會精彩收官
2025 年 8 月 19 日,一年一度的 CadenceLIVE China 中國用戶大會在上海盛大收官。本次盛會匯聚眾多集成電路領(lǐng)域的行業(yè)翹楚,吸引...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |