完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1678個 瀏覽:129179次 帖子:5356個
Xilinx提供的手冊《ug1144-petalinux-tools-reference-guide_chn》,該文檔有說明petalinux版本支持的...
FPGA是在PAL、PLA和CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展起來的一種更復(fù)雜的可編程邏輯器件。它是ASIC領(lǐng)域中的一種半定制電路,既解決了定制電路...
比特流是一個常用詞匯,用于描述包含F(xiàn)PGA完整內(nèi)部配置狀態(tài)的文件,包括布線、邏輯資源和IO設(shè)置。大多數(shù)現(xiàn)代FPGA都是基于SRAM的,包括Xilinx ...
如何在設(shè)計(jì)中例化和使用多個BSCANE2模塊
本文對如何在一個工程里例化和使用多個BSCANE2模塊做一個簡單說明。
利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評估套件上加速人工智能應(yīng)用
Xilinx 的 Versal AI Core 系列器件旨在通過使用高計(jì)算效率的 ASIC 級 AI 計(jì)算引擎和靈活的可編程結(jié)構(gòu)來解決 AI 推理的獨(dú)特...
PS部分和PL部分的上電時(shí)序是獨(dú)立的,為了防止損壞器件,器件內(nèi)部已經(jīng)進(jìn)行了隔離。
在Xilinx 7系列FPGA上兩種實(shí)現(xiàn)方式的差別
在FPGA設(shè)計(jì)開發(fā)中,很多場合會遇到同一根信號既可以是輸入信號,又可以是輸出信號,即IO類型(Verilog定義成inout)。
隨著疫情的出現(xiàn),線上會議的應(yīng)用越來越廣泛,相關(guān)的技術(shù)也越來越成熟,但當(dāng)前的線上會議系統(tǒng)大都基于電腦和手機(jī),便于個人使用,但由于其攝像頭拍攝方向固定,當(dāng)會...
2022-10-19 標(biāo)簽:Xilinx圖像識別會議系統(tǒng) 2.4k 0
首先,什么是XPM?可能很多人沒聽過也沒用過,它的全稱是Xilinx Parameterized Macros,也就是Xilinx的參數(shù)化的宏,跟原語的...
隨著HDL (Hardware Description Language,硬件描述語言)語言、綜合工具及其它相關(guān)工具的推廣,使廣大設(shè)計(jì)工程師從以往煩瑣的...
Versal HBM 設(shè)備擁有兩倍大的數(shù)據(jù)庫,并且以兩倍的速度導(dǎo)出建議。右側(cè)的實(shí)時(shí)欺詐檢測基準(zhǔn)也具有相同的相對性能。 Thompson 說,這是考慮如何...
基于FPGA圖像處理的視頻流實(shí)時(shí)處理系統(tǒng)
PYNQ-Z2 是基于 Xilinx ZYNQ-7000 FPGA 的平臺,除繼承了傳統(tǒng) ZYNQ 平 臺的強(qiáng)大處理性能外,還兼容 Arduino 接口...
Xilinx vivado下通常的視頻流設(shè)計(jì),都采用Vid In to axi4 stream --> VDMA write --> MM ...
基于FPGA實(shí)現(xiàn)的自定義浮點(diǎn)數(shù)
基于FPGA實(shí)現(xiàn)各種設(shè)計(jì)的首要前提是理解并掌握數(shù)字的表示方法,計(jì)算機(jī)中的數(shù)字表示方法有兩種:定點(diǎn)數(shù)表示法和浮點(diǎn)數(shù)表示方法。
2022-10-10 標(biāo)簽:fpgaXilinx計(jì)算機(jī) 1.8k 0
AXI總線在FPGA設(shè)計(jì)中使用越來越頻繁,但初學(xué)的同學(xué)經(jīng)常會因?yàn)閷f(xié)議的理解不夠深入,寫出來的代碼經(jīng)常會出現(xiàn)死鎖等問題,對FPGA設(shè)計(jì)與調(diào)試帶來很多不必...
系統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問題了。通常來說,CPU和FPGA的互聯(lián)接口,主要取決兩個要素。
以AMD-Xilinx FPGA為例,不同的制程工藝下針對用戶的各種需求,會規(guī)劃有多個產(chǎn)品系列,其中集成不同功能、不同性能的功能模塊,因此我們按照功能模...
FPGA配置方式靈活多樣,根據(jù)芯片是否能夠自己主動加載配置數(shù)據(jù)分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存...
Xilinx Zynq系統(tǒng)如何實(shí)現(xiàn)IEEE1588協(xié)議
IEEE1588/PTP 協(xié)議是實(shí)時(shí)工業(yè)軟件的一個重要的協(xié)議,本博文討論該協(xié)議在Xilinx Zynq 系統(tǒng)·上如何實(shí)現(xiàn)IEEE1588 協(xié)議。
一個板子下來,3-6種時(shí)鐘需求常見,不同的頻率,不同的電平標(biāo)準(zhǔn)。硬件工程師做設(shè)計(jì),不同板卡,各種設(shè)計(jì)混合在一塊,庫房有10多種晶振,時(shí)鐘驅(qū)動芯片,時(shí)鐘P...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |