完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1678個(gè) 瀏覽:129140次 帖子:5355個(gè)
FIFO是FPGA項(xiàng)目中使用最多的IP核,一個(gè)項(xiàng)目使用幾個(gè),甚至是幾十個(gè)FIFO都是很正常的。通常情況下,每個(gè)FIFO的參數(shù),特別是位寬和深度,是不同的。
電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)2015年12月29日,當(dāng)英特爾正式宣布以167億美元完成對(duì)Altera收購時(shí),大部分半導(dǎo)體從業(yè)者都有一個(gè)疑問,那就是英特...
Xilinx Vitis 2020.1里面MicroBlaze軟核的sleep函數(shù)卡死的問題
在Vitis里面創(chuàng)建了一個(gè)LwIP工程,調(diào)試的時(shí)候發(fā)現(xiàn),在BRAM里面運(yùn)行正常,但如果改到DDR3內(nèi)存里面運(yùn)行,啟動(dòng)時(shí)就會(huì)卡死在sleep函數(shù)上。于是建...
2022-02-16 標(biāo)簽:XilinxMicroBlaze 3.9k 0
Xilinx Vitis 2020.1運(yùn)行C程序時(shí)提示找不到microblaze_0
Xilinx Vitis 2020.1里面運(yùn)行C程序時(shí)提示找不到microblaze_0
Xilinx FPGA里面的AXI DMA IP核的簡(jiǎn)單用法
本文以浮點(diǎn)數(shù)Floating-point IP核將定點(diǎn)數(shù)轉(zhuǎn)換為浮點(diǎn)數(shù)為例,詳細(xì)講解AXI DMA IP核的使用方法。
從官網(wǎng)能夠很輕松的下載到vitis的安裝包,可以下載Installer進(jìn)行自動(dòng)下載安裝,也可以下載整個(gè)文件的壓縮包,通過其中的setup進(jìn)行安裝。
Xilinx FPGA平臺(tái)DDR3設(shè)計(jì)保姆式教程(一)
DDR3全稱double-data-rate 3 synchronous dynamic RAM,即第三代雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。所謂同步,是指DD...
Xilinx FPGA平臺(tái)DDR3設(shè)計(jì)保姆式教程(四)
將輸入數(shù)據(jù)(data_in)存入ddr,然后讀出,驗(yàn)證輸入輸出數(shù)據(jù)是否相等。
Xilinx SystemVerilog中的基本聯(lián)合體
在 SystemVerilog 中,聯(lián)合體只是信號(hào),可通過不同名稱和縱橫比來加以引用。 其工作方式為通過 typedef 來聲明聯(lián)合,并提供不同標(biāo)識(shí)符用...
Xilinx平臺(tái)Aurora IP介紹(一)Aurora基礎(chǔ)知識(shí)
Aurora 是一個(gè)用于在點(diǎn)對(duì)點(diǎn)串行鏈路間移動(dòng)數(shù)據(jù)的可擴(kuò)展輕量級(jí)鏈路層協(xié)議。這為物理層提供透明接口,讓專有協(xié)議或業(yè)界標(biāo)準(zhǔn)協(xié)議上層能方便地使用高速收發(fā)器。...
Xilinx平臺(tái)Aurora IP介紹(二)時(shí)鐘與復(fù)位
對(duì)于我們使用Xilinx或其他的成熟IP而言,IP相當(dāng)于一個(gè)黑匣子,內(nèi)部實(shí)現(xiàn)的邏輯功能我們知道,但是控制不了,只能默認(rèn)OK;一般而言,成熟IP都是經(jīng)過反...
Xilinx平臺(tái)Aurora IP介紹(三)Aurora配置及接口
開門見山的說,跟DDR/PCIE/GTX這種復(fù)雜的IP相比,Aurora配置那是相當(dāng)?shù)暮?jiǎn)單。走著。
Xilinx FPGA平臺(tái)GTX簡(jiǎn)易使用教程(一)
xilinx的7系列FPGA根據(jù)不同的器件類型,集成了GTP、GTX、GTH、GTZ四種串行高速收發(fā)器,可以支持多種協(xié)議如PCI Express,SAT...
Xilinx FPGA平臺(tái)GTX簡(jiǎn)易使用教程(二)
我們先回顧下上一節(jié)的基礎(chǔ)知識(shí):Quad、QPLL、CPLL、Channel、Common;基礎(chǔ)知識(shí)理解了有利于后面內(nèi)容的了解。
Xilinx FPGA平臺(tái)GTX簡(jiǎn)易使用教程(三)
同時(shí)GTX復(fù)位也挺隨意的,你想怎么復(fù)位都可以,支持整體復(fù)位,單個(gè)組件復(fù)位。我們也可以不復(fù)位,核不會(huì)因?yàn)槲覀儧]有進(jìn)行軟復(fù)位就不對(duì)核進(jìn)行復(fù)位,在上電之后會(huì)自...
2022-03-01 標(biāo)簽:fpga數(shù)據(jù)Xilinx 2.5k 1
Xilinx FPGA平臺(tái)GTX簡(jiǎn)易使用教程(四)
作為一名初學(xué)者,也曾被GTX一堆信號(hào)搞得頭暈?zāi)X脹,在學(xué)習(xí)了各位大佬的文章后,結(jié)合自己的理解和實(shí)踐,整理這一系列快速上手的GTX使用教程。
首先回想一下,在平常的設(shè)計(jì)中我們是不是經(jīng)常采用同步復(fù)位或者異步復(fù)位的寫法,這一寫法似乎都已經(jīng)形成了肌肉記憶----每次我們寫always塊的時(shí)候總是會(huì)對(duì)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |