18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe中三種基本的I/O架構

FPGA之家 ? 來源:AriesOpenFPGA ? 作者:AriesOpenFPGA ? 2021-04-04 11:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

導言:這篇為PCIe要提及的時鐘類型作個小鋪墊,可以大致作一個了解,想深入了解可以參考更加細致的文獻。

三種基本的I/O架構

1? 通用時鐘(Common Clock)

2? 前向時鐘(Forward Clock)

3? 嵌入時鐘(Embedded Clock)

?這些I/O架構用于需要不同級別I/O帶寬的各種應用

?處理器可能具有這些I/O類型中的一種或全部

?通常,相同的電路可用于仿真不同的I/O方案以重復使用設計

通用時鐘的I/O架構

595d04ee-8ecb-11eb-8b86-12bb97331649.png

?在原始計算機系統(tǒng)中常見

?同步系統(tǒng)(Synchronous system)

?通用總線時鐘控制芯片到芯片的傳輸

?需要等長的走線路徑,以最大程度地減少時鐘偏斜

?數據速率通常限制在0?100Mb(數據可能比較老)

通用時鐘I/O循環(huán)時間

59c2e624-8ecb-11eb-8b86-12bb97331649.png

通用時鐘I/O限制

?難以控制時鐘偏斜和傳播延遲

?需要嚴格控制絕對延遲以滿足給定的周期時間

?對芯片上電路和電路板布線路徑中的延遲變化很敏感

?由于片上延遲和片外延遲之間的相關性低,難以補償延遲變化

?雖然通常用于片上通信,但應用的速度受限

前向時鐘I/O架構

5a52a804-8ecb-11eb-8b86-12bb97331649.png

?通常作為高速傳輸中,TX芯片到RX芯片的前向參考時鐘

?同步系統(tǒng)(Mesochronous system)

?用于處理器內存接口和多處理器通信

?英特爾QPI

?Hypertransport(HT總線)

?需要一個額外的時鐘通道

?“相干”時鐘可實現從低頻到高頻的抖動跟蹤

?需要好的時鐘接收放大器,因為前向時鐘會被通道衰減

前向時鐘I/O限制

5ac1545c-8ecb-11eb-8b86-12bb97331649.png

?時鐘偏斜會限制前向時鐘I/O性能

?驅動能力和負荷失配

?互連長度不匹配

?低通通道導致抖動放大

?前向時鐘的占空比變化

前向時鐘I/O偏斜校正

5b005314-8ecb-11eb-8b86-12bb97331649.png

?每通道偏移校正可顯著提高數據速率

?采樣時鐘調整為輸入數據眼的中心時鐘

?實施

?延遲鎖定環(huán)路和相位內插器

?注入鎖定振蕩器

?相位采集可以是

?基于BER的附加輸入相位采樣器

?基于相位檢測器,并帶有額外的輸入相位采樣器,定期打開電源

前向時鐘I/O電路

5c0ed10e-8ecb-11eb-8b86-12bb97331649.png

?TX PLL

?TX時鐘分配

?復制TX時鐘驅動器

?通道

?前向時鐘放大器

?RX時鐘分配

?去偏斜電路

?DLL/PI

?注入鎖定振蕩器

嵌入式時鐘I/O架構

5ccd9904-8ecb-11eb-8b86-12bb97331649.png

?可用于同步或準同步系統(tǒng)(mesochronousor plesiochronous systems)

?從輸入數據流中提取時鐘頻率和最佳相位

?持續(xù)運行的相位檢測

?CDR實施(應用)(CDR:clock and data recovery)

?基于每個通道的PLL

?雙環(huán)帶全局PLL或

?本地DLL/PI

?本地相位旋轉器PLL

嵌入式時鐘I/O限制

5d52403c-8ecb-11eb-8b86-12bb97331649.png

?抖動跟蹤受CDR帶寬限制(clock and data recovery)

?技術擴展允許具有更高帶寬的CDR,從而可以實現更高的頻率抖動跟蹤

?一般而言,實現前向時鐘需要更多的硬件(注:原文是,Generally more hardwarethan forward clockimplementations,我聯系上下文自己翻譯的,這里貼出來作為參考)

?額外的輸入相位采樣器

嵌入式時鐘I/O電路

5e4003a8-8ecb-11eb-8b86-12bb97331649.png

?TX PLL

?TX時鐘分配

?CRD

?基于每個通道的PLL

?雙環(huán)帶全局PLL和

?本地DLL / PI

?本地相位旋轉器PLL

?全局PLL需要將RX時鐘分配給各個通道

原文標題:?I/O時鐘架構

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    11

    文章

    1947

    瀏覽量

    134178
  • PCIe
    +關注

    關注

    16

    文章

    1406

    瀏覽量

    87127

原文標題:?I/O時鐘架構

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    ?PCI11010 PCIe交換機技術解析與應用設計指南

    Microchip Technology PCI11010 PCIe交換機(帶以太網MAC和I/O)具有集成式以太網MAC和可編程I/O。
    的頭像 發(fā)表于 10-10 14:03 ?240次閱讀
    ?PCI11010 <b class='flag-5'>PCIe</b>交換機技術解析與應用設計指南

    MEMS中的三種測溫方式

    在集成MEMS芯片的環(huán)境溫度測量領域,熱阻、熱電堆和PN結原理是三種主流技術。熱阻是利用熱敏電阻,如金屬鉑或注入硅的溫度電阻系數恒定,即電阻隨溫度線性變化的特性測溫,電阻變化直接對應絕對溫度,需恒流源供電。
    的頭像 發(fā)表于 07-16 13:58 ?1117次閱讀
    MEMS中的<b class='flag-5'>三種</b>測溫方式

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之:系統(tǒng)架構

    盡可能降低功耗,減少運行中的 I/O 隊列數量。 因此, 需要實現動態(tài)的隊列管理功能, 在滿足高性能的同時適應不同的應用環(huán)境。 具體要求為使用 PCIe3.0 以上接口的高性能固態(tài)硬盤的順序讀寫數據
    發(fā)表于 06-29 17:42

    介紹三種常見的MySQL高可用方案

    方案——MHA(MySQL High Availability Manager)、PXC(Percona XtraDB Cluster) 和 Galera Cluster。我們將從原理、架構、優(yōu)勢和局限性等角度對比這三種方案,并探討它們在實際應用中的部署場景和最佳實踐。
    的頭像 發(fā)表于 05-28 17:16 ?836次閱讀

    MAX7325 I2C端口擴展器,提供8路推挽式I/O和8個漏極開路I/O技術手冊

    MAX7325 2線串行接口外設具有16路I/O端口。其中8路為推挽輸出,另外8路為I/O端口,帶有可選擇的內部上拉和瞬態(tài)檢測功能。8路I/
    的頭像 發(fā)表于 05-22 15:27 ?564次閱讀
    MAX7325 <b class='flag-5'>I</b>2C端口擴展器,提供8路推挽式<b class='flag-5'>I</b>/<b class='flag-5'>O</b>和8個漏極開路<b class='flag-5'>I</b>/<b class='flag-5'>O</b>技術手冊

    nvme IP開發(fā)之PCIe

    數據,Posted類型的事務請求不需要使用 完成報文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲器讀寫和I/O讀寫TLP采用基于地
    發(fā)表于 05-18 00:48

    nvme IP開發(fā)之PCIe

    PCIe 體系結構 常見的PCIe總線系統(tǒng)結構如圖1所示,其中主要包含三種設備,分別是根復合體(RootComplex,RC)、Switch 和終端設備(EndPoint,EP)。 圖1 PC
    發(fā)表于 05-17 14:54

    redis三種集群方案詳解

    在Redis中提供的集群方案總共有三種(一般一個redis節(jié)點不超過10G內存)。
    的頭像 發(fā)表于 03-31 10:46 ?1133次閱讀
    redis<b class='flag-5'>三種</b>集群方案詳解

    CMOS,Bipolar,FET這三種工藝的優(yōu)缺點是什么?

    在我用photodiode工具選型I/V放大電路的時候,系統(tǒng)給我推薦了AD8655用于I/V,此芯片為CMOS工藝 但是查閱資料很多都是用FET工藝的芯片,所以請教下用于光電信號放大轉換(主要考慮信噪比和帶寬)一般我們用哪種工藝的芯片, CMOS,Bipolar,FET這
    發(fā)表于 03-25 06:23

    GaN、超級SI、SiC這三種MOS器件的用途區(qū)別

    如果想要說明白GaN、超級SI、SiC這三種MOS器件的用途區(qū)別,首先要做的是搞清楚這三種功率器件的特性,然后再根據材料特性分析具體應用。
    的頭像 發(fā)表于 03-14 18:05 ?1904次閱讀

    瀾起科技發(fā)布面向新一代CPU平臺的I/O集線器 (IOH) 芯片M88IO3020

    據、企業(yè)存儲等應用場景提供高集成度且靈活易用的I/O擴展解決方案。 瀾起科技的IOH芯片通過PCIe總線與英特爾最新的Granite Rapids處理器相連接,支持的最大帶寬達64 Gbps。根據
    的頭像 發(fā)表于 02-28 09:09 ?1149次閱讀

    I/O接口與I/O端口的區(qū)別

    在計算機系統(tǒng)中,I/O接口與I/O端口是實現CPU與外部設備數據交換的關鍵組件,它們在功能、結構、作用及運作機制上均存在顯著差異,卻又相互協(xié)同工作,共同構建起CPU與外部設備之間的橋梁
    的頭像 發(fā)表于 02-02 16:00 ?2271次閱讀

    示波器的三種觸發(fā)模式

    示波器的觸發(fā)方式不僅影響波形捕捉的時機,還決定了顯示的波形是否穩(wěn)定。 常見的觸發(fā)模式有三種: 單次觸發(fā) (Single)、 正常觸發(fā) (Normal)和 自動觸發(fā) (Auto)。下面將對這三種觸發(fā)
    的頭像 發(fā)表于 01-07 11:04 ?1.1w次閱讀
    示波器的<b class='flag-5'>三種</b>觸發(fā)模式

    三種封裝形式下的400G光模塊概述

    本文主要就三種封裝形式(QSFP-DD、OSFP、QSFP112)的400G光模塊做了簡單的梳理,從為什么會有400G光模塊問世?400G光模塊在三種封裝形式下的各個具體型號(以短距離為主,最遠2km),三種封裝形式的對比。歡迎
    的頭像 發(fā)表于 11-11 11:35 ?1634次閱讀
    <b class='flag-5'>三種</b>封裝形式下的400G光模塊概述

    什么是PID調節(jié)器的三種模式

    (Proportional)、積分(Integral)和微分(Derivative)。這三種控制動作可以單獨使用,也可以組合使用,形成三種基本的控制模式:比例控制(P)、積分控制(I)和微分控制(D)。 1. 比例控制(P) 比
    的頭像 發(fā)表于 11-06 10:38 ?2352次閱讀