18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > PCIe

PCIe簡(jiǎn)介

  PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),它原來(lái)的名稱(chēng)為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線(xiàn)標(biāo)準(zhǔn)。PCIe屬于高速串行點(diǎn)對(duì)點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線(xiàn)帶寬,主要支持主動(dòng)電源管理,錯(cuò)誤報(bào)告,端對(duì)端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能。PCIe交由PCI-SIG(PCI特殊興趣組織)認(rèn)證發(fā)布后才改名為“PCI-Express”,簡(jiǎn)稱(chēng)“PCI-E”。它的主要優(yōu)勢(shì)就是數(shù)據(jù)傳輸速率高,目前最高的16X 2.0版本可達(dá)到10GB/s,而且還有相當(dāng)大的發(fā)展?jié)摿?。PCI Express也有多種規(guī)格,從PCI Express 1X到PCI Express 32X,能滿(mǎn)足將來(lái)一定時(shí)間內(nèi)出現(xiàn)的低速設(shè)備和高速設(shè)備的需求。PCI-Express最新的接口是PCIe 3.0接口,其比特率為8Gbps,約為上一代產(chǎn)品帶寬的兩倍,并且包含發(fā)射器和接收器均衡、PLL改善以及時(shí)鐘數(shù)據(jù)恢復(fù)等一系列重要的新功能,用以改善數(shù)據(jù)傳輸和數(shù)據(jù)保護(hù)性能。INTEL、IBM、LSI、OCZ、三星(計(jì)劃中)、SanDisk、STEC、SuperTalent和東芝(計(jì)劃中)等,而針對(duì)海量的數(shù)據(jù)增長(zhǎng)使得用戶(hù)對(duì)規(guī)模更大、可擴(kuò)展性更強(qiáng)的系統(tǒng)所應(yīng)用,PCIe 3.0技術(shù)的加入最新的LSI MegaRAID控制器及HBA產(chǎn)品的出色性能,就可以實(shí)現(xiàn)更大的系統(tǒng)設(shè)計(jì)靈活性。當(dāng)然,主流主板都能能支持PCI Express 1.0 16X,也有部分較高端的主板支持PCI Express 2.016X。

PCIe百科

  PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),它原來(lái)的名稱(chēng)為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線(xiàn)標(biāo)準(zhǔn)。PCIe屬于高速串行點(diǎn)對(duì)點(diǎn)雙通道高帶寬傳輸,所連接的設(shè)備分配獨(dú)享通道帶寬,不共享總線(xiàn)帶寬,主要支持主動(dòng)電源管理,錯(cuò)誤報(bào)告,端對(duì)端的可靠性傳輸,熱插拔以及服務(wù)質(zhì)量(QOS)等功能。PCIe交由PCI-SIG(PCI特殊興趣組織)認(rèn)證發(fā)布后才改名為“PCI-Express”,簡(jiǎn)稱(chēng)“PCI-E”。它的主要優(yōu)勢(shì)就是數(shù)據(jù)傳輸速率高,目前最高的16X 2.0版本可達(dá)到10GB/s,而且還有相當(dāng)大的發(fā)展?jié)摿?。PCI Express也有多種規(guī)格,從PCI Express 1X到PCI Express 32X,能滿(mǎn)足將來(lái)一定時(shí)間內(nèi)出現(xiàn)的低速設(shè)備和高速設(shè)備的需求。PCI-Express最新的接口是PCIe 3.0接口,其比特率為8Gbps,約為上一代產(chǎn)品帶寬的兩倍,并且包含發(fā)射器和接收器均衡、PLL改善以及時(shí)鐘數(shù)據(jù)恢復(fù)等一系列重要的新功能,用以改善數(shù)據(jù)傳輸和數(shù)據(jù)保護(hù)性能。INTEL、IBM、LSI、OCZ、三星(計(jì)劃中)、SanDisk、STEC、SuperTalent和東芝(計(jì)劃中)等,而針對(duì)海量的數(shù)據(jù)增長(zhǎng)使得用戶(hù)對(duì)規(guī)模更大、可擴(kuò)展性更強(qiáng)的系統(tǒng)所應(yīng)用,PCIe 3.0技術(shù)的加入最新的LSI MegaRAID控制器及HBA產(chǎn)品的出色性能,就可以實(shí)現(xiàn)更大的系統(tǒng)設(shè)計(jì)靈活性。當(dāng)然,主流主板都能能支持PCI Express 1.0 16X,也有部分較高端的主板支持PCI Express 2.016X。

查看詳情

pcie知識(shí)

展開(kāi)查看更多

pcie技術(shù)

FPGA原型驗(yàn)證實(shí)戰(zhàn):如何應(yīng)對(duì)外設(shè)連接問(wèn)題

FPGA原型驗(yàn)證實(shí)戰(zhàn):如何應(yīng)對(duì)外設(shè)連接問(wèn)題

在芯片設(shè)計(jì)驗(yàn)證中,我們常常面臨一些外設(shè)連接問(wèn)題:速度不匹配,或者硬件不支持。例如運(yùn)行在硬件仿真器或FPGA原型平臺(tái)上的設(shè)計(jì),其時(shí)鐘頻率通常只有幾十MHz...

2025-10-22 標(biāo)簽:FPGA芯片設(shè)計(jì)PCIe 33 0

PCI11414 PCIe交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

PCI11414 PCIe交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

Microchip Technology PCI11414 PCIe交換機(jī)(帶USB 3.2、MAC和I/O)將USB 3.2 Gen 2主機(jī)控制器、以...

2025-10-10 標(biāo)簽:控制器以太網(wǎng)交換機(jī) 300 0

PCI11101 PCIe交換機(jī)集成USB3.2主機(jī)控制器技術(shù)解析

PCI11101 PCIe交換機(jī)集成USB3.2主機(jī)控制器技術(shù)解析

Microchip Technology PCI11101 PCIe交換機(jī)(帶USB 3.2主機(jī)控制器)將USB 3.2 Gen 2主機(jī)控制器和可編程I...

2025-10-10 標(biāo)簽:控制器交換機(jī)PCIe 196 0

?Microchip PCI11400 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

?Microchip PCI11400 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

Microchip Technology PCI11400 PCIe交換機(jī)(帶USB 3.2主機(jī)控制器)將USB 3.2 Gen 2主機(jī)控制器和可定制I...

2025-10-10 標(biāo)簽:控制器交換機(jī)PCIe 214 0

DRA821U-Q1/DRA821U處理器技術(shù)文檔總結(jié)

DRA821U-Q1/DRA821U處理器技術(shù)文檔總結(jié)

Jacinto? DRA821x 處理器基于 Armv8 64 位架構(gòu),針對(duì)具有云連接的網(wǎng)關(guān)系統(tǒng)進(jìn)行了優(yōu)化。片上系統(tǒng) (SoC) 設(shè)計(jì)通過(guò)集成降低了系統(tǒng)...

2025-10-10 標(biāo)簽:處理器mcu控制器 829 0

Microchip Switchtec? PFX Gen 5 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

Microchip Switchtec? PFX Gen 5 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

Microchip Technology Switchtec? PFX Gen 5扇出PCIe ^?^ 交換機(jī)支持多達(dá)100個(gè)通道、52個(gè)端口、26個(gè)虛...

2025-10-06 標(biāo)簽:交換機(jī)GenPCIe 889 0

功能安全數(shù)據(jù)的實(shí)時(shí)性保障:PCIe-2E主站卡解決方案

功能安全數(shù)據(jù)的實(shí)時(shí)性保障:PCIe-2E主站卡解決方案

在工業(yè)自動(dòng)化中,EtherCAT的實(shí)時(shí)性至關(guān)重要,尤其是在處理功能安全類(lèi)數(shù)據(jù)時(shí)。本文將介紹如何通過(guò)ZLG致遠(yuǎn)電子的PCIe-2E主站通訊卡,優(yōu)化PDO通...

2025-09-28 標(biāo)簽:PCIe主站功能安全 245 0

ZL30291B:面向PCIe Gen6與平臺(tái)時(shí)序的高性能時(shí)鐘發(fā)生器

ZL30291B:面向PCIe Gen6與平臺(tái)時(shí)序的高性能時(shí)鐘發(fā)生器

Microchip Technology ZL30291B時(shí)鐘發(fā)生器完全符合Intel CK440Q標(biāo)準(zhǔn)。超低抖動(dòng)、低功耗時(shí)鐘發(fā)生器采用3.3V±10%...

2025-09-28 標(biāo)簽:低功耗時(shí)鐘發(fā)生器PCIe 307 0

Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時(shí)鐘緩沖器數(shù)據(jù)手冊(cè)

Texas Instruments CDCDB803用于PCIe?第1代至第5代的8輸出時(shí)鐘緩沖器數(shù)據(jù)手冊(cè)

Texas Instruments用于PCIe^?^ Gen 1至Gen 5的CDCDB803 8輸出時(shí)鐘緩沖器是符合DB800ZL標(biāo)準(zhǔn)的時(shí)鐘緩沖器,用...

2025-09-26 標(biāo)簽:緩沖器時(shí)鐘緩沖器PCIe 332 0

?PCIe Gen7時(shí)鐘緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

?PCIe Gen7時(shí)鐘緩沖技術(shù)解析:TI CDCDB400芯片深度剖析

Texas Instruments CDCDB400 4路輸出時(shí)鐘緩沖器是一款符合DB800ZL標(biāo)準(zhǔn)的4路輸出LP-HCSL時(shí)鐘緩沖器,能夠?yàn)镻CIe ...

2025-10-06 標(biāo)簽:時(shí)鐘緩沖器PCIeSMBus 870 0

查看更多>>

pcie資料下載

查看更多>>

pcie資訊

PCIe接口卡設(shè)計(jì)原理圖:124-基于XC7Z015的PCIe低速擴(kuò)展底板

PCIe接口卡設(shè)計(jì)原理圖:124-基于XC7Z015的PCIe低速擴(kuò)展底板

板卡由SoC XC7Z015芯片來(lái)完成卡主控及數(shù)字信號(hào)處理,XC7Z015內(nèi)部集成了兩個(gè)ARM Cortex-A9核和一個(gè)Artix 7的FPGA,通過(guò)...

2025-10-22 標(biāo)簽:接口PCIe 80 0

Microchip推出下一代Switchtec Gen 6 PCIe交換芯片

隨著人工智能(AI)工作負(fù)載和高性能計(jì)算(HPC)應(yīng)用對(duì)數(shù)據(jù)傳輸速度與低延遲的需求持續(xù)激增,Microchip Technology Inc.(微芯科技...

2025-10-18 標(biāo)簽:microchipPCIe交換芯片 749 0

全網(wǎng)最全CSA3412,BCT4340,VL162,MCU/ USB3.1 正反插10G bps四種解決方案

全網(wǎng)最全CSA3412,BCT4340,VL162,MCU/ USB3.1 正反插10G bps四種解決方案

CSA3412,BCT4340,VL162,MCU/ USB3.1 全網(wǎng)最全正反插10G bps四種解決方案

2025-09-25 標(biāo)簽:mcu電腦PCIe 228 0

PCIe數(shù)據(jù)卡設(shè)計(jì)資料第611篇-基于VU9P的雙路5Gsps AD 雙路6Gsps DA PCIe數(shù)據(jù)卡

PCIe數(shù)據(jù)卡設(shè)計(jì)資料第611篇-基于VU9P的雙路5Gsps AD 雙路6Gsps DA PCIe數(shù)據(jù)卡

PCIe數(shù)據(jù)卡, VU9P, VU9P板卡, VU9P處理板, VU9P核心板

2025-09-19 標(biāo)簽:數(shù)據(jù)卡PCIe 220 0

行業(yè)趨勢(shì)類(lèi):PCIe時(shí)鐘同步卡的技術(shù)演進(jìn)與市場(chǎng)機(jī)遇,pcie授時(shí)板卡,北斗pcie授時(shí)卡

在工業(yè)4.0加速滲透、智能交通規(guī)模鋪開(kāi)的當(dāng)下,時(shí)間同步已從系統(tǒng)運(yùn)行的“輔助環(huán)節(jié)”躍升為保障關(guān)鍵場(chǎng)景穩(wěn)定性的“核心支柱”。無(wú)論是電力調(diào)度的微秒級(jí)指令協(xié)同,...

2025-09-25 標(biāo)簽:PCIe時(shí)鐘同步自動(dòng)駕駛 380 0

NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)26:驅(qū)動(dòng)器設(shè)計(jì)

NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)26:驅(qū)動(dòng)器設(shè)計(jì)

驅(qū)動(dòng)器負(fù)責(zé) TLP 事務(wù)與接口信號(hào)的轉(zhuǎn)換, 驅(qū)動(dòng)器的程序結(jié)構(gòu)如圖 1 所示。 在本IP中使用的接口為 PCIE 集成塊的接口, 分別是 cfg_mgmt...

2025-09-15 標(biāo)簽:驅(qū)動(dòng)器PCIe高速傳輸 267 0

是德科技攜手瀾起科技展示完整一致性測(cè)試方案

人工智能與大模型的快速發(fā)展,正以前所未有的速度推動(dòng)算力需求的提升。作為算力系統(tǒng)的關(guān)鍵互連技術(shù),PCIe 總線(xiàn)在 Gen6 規(guī)范中將速率提升至 64 GT...

2025-09-10 標(biāo)簽:PCIe瀾起科技是德科技 603 0

泰克科技展示物理層發(fā)送端和接收端一致性測(cè)試解決方案

泰克科技展示物理層發(fā)送端和接收端一致性測(cè)試解決方案

PCIe總線(xiàn)的高吞吐量和低延遲,使得處理器與處理器之間、處理器與外圍芯片之間能更高效地協(xié)同工作,這對(duì)于處理大規(guī)模的神經(jīng)網(wǎng)絡(luò)和復(fù)雜的AI模型至關(guān)重要, 是...

2025-09-09 標(biāo)簽:PCIe瀾起科技泰克科技 404 0

PCIe 7.0技術(shù)細(xì)節(jié)曝光

PCIe 7.0技術(shù)細(xì)節(jié)曝光

6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒(méi)有公開(kāi)任何技術(shù)細(xì)節(jié)。不過(guò),在 7 ...

2025-09-08 標(biāo)簽:帶寬PCIe眼圖 1.9k 0

PCIe 5.0提速AI時(shí)代:得瑞領(lǐng)新誠(chéng)邀您共赴2025開(kāi)放數(shù)據(jù)中心大會(huì)

2025年9月9日-11日,北京國(guó)際會(huì)議中心,得瑞領(lǐng)新將攜最新D8000系列產(chǎn)品亮相,誠(chéng)邀您蒞臨參會(huì),“擁抱AI變革,點(diǎn)燃算網(wǎng)引擎”,共同探討數(shù)據(jù)中心各...

2025-09-05 標(biāo)簽:數(shù)據(jù)中心AIPCIe 318 0

查看更多>>

pcie數(shù)據(jù)手冊(cè)

相關(guān)標(biāo)簽

相關(guān)話(huà)題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國(guó)Lab Center Electronics公司出版的EDA工具軟件(該軟件中國(guó)總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對(duì)生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會(huì)使編程的可視化和交互性加強(qiáng),編程門(mén)檻降低,即使沒(méi)有編程經(jīng)驗(yàn)的人也可以嘗試給Arduino控制器編寫(xiě)程序。
  • AD10
    AD10
    +關(guān)注
  • 識(shí)別
    識(shí)別
    +關(guān)注
  • FPGA開(kāi)發(fā)板
    FPGA開(kāi)發(fā)板
    +關(guān)注
    FPGA開(kāi)發(fā)板在基于MCU、定制ASIC和體積龐大的電線(xiàn)束來(lái)實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車(chē)工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過(guò)去汽車(chē)電子產(chǎn)品的開(kāi)發(fā)周期是漫長(zhǎng)的,而許多汽車(chē)制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車(chē)。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實(shí)際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長(zhǎng)寬,直插,貼片,焊盤(pán)的大小,管腳的長(zhǎng)寬,管腳的間距等)用圖形方式表現(xiàn)出來(lái),以便可以在畫(huà)pcb圖時(shí)進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開(kāi)發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • 語(yǔ)音交互
    語(yǔ)音交互
    +關(guān)注
  • PCB封裝庫(kù)
    PCB封裝庫(kù)
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對(duì)于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿(mǎn)足低成本大批量市場(chǎng)的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專(zhuān)為電子電路的無(wú)焊接實(shí)驗(yàn)設(shè)計(jì)制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時(shí)間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • candence
    candence
    +關(guān)注
  • AXI
    AXI
    +關(guān)注
    AXI是一種總線(xiàn)協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線(xiàn)。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫(xiě)數(shù)據(jù)通道、并支持Outstanding傳輸訪(fǎng)問(wèn)和亂序訪(fǎng)問(wèn),并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱(chēng)特征阻抗,它不是直流電阻,屬于長(zhǎng)線(xiàn)傳輸中的概念。特性阻抗是射頻傳輸線(xiàn)影響無(wú)線(xiàn)電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會(huì)阻礙交變電流的流動(dòng),合稱(chēng)阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • 時(shí)鐘源
    時(shí)鐘源
    +關(guān)注
    時(shí)鐘源用來(lái)為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時(shí)鐘脈沖信號(hào)。它通常由石英 晶體振蕩器和與非門(mén)組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時(shí)間的倒數(shù),模擬量可以是電壓、電流等電信號(hào),也可以是壓力、溫度、濕度、位移、聲音等非電信號(hào);而AD分辨率指數(shù)字量變化一個(gè)最小量時(shí)模擬信號(hào)的變化量。
  • 驅(qū)動(dòng)電流
    驅(qū)動(dòng)電流
    +關(guān)注
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價(jià)格實(shí)現(xiàn)與其相當(dāng)性能,性?xún)r(jià)比提高了一倍,功耗降低了一半。
  • Protel DXP
    Protel DXP
    +關(guān)注
  • FPGA教程
    FPGA教程
    +關(guān)注
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(hù)(16人)

蔡雨軒 jf_96974572 jf_35641219 jf_99507781 張磊天下行 Bert2026 cy9934678 justxy shanglangfeng askesr dadongfang yjh1228

編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題