18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片工藝摩爾定律揭示的現實

h1654155149.6853 ? 來源:歪睿老哥 ? 作者:申墨-歪睿老哥 ? 2021-11-17 15:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1:摩爾定律

1965年,硅谷傳奇,仙童“八叛徒”之一,英特爾原首席執(zhí)行官和榮譽主席,偉大的規(guī)律發(fā)現者戈登·摩爾正在準備一個關于計算機存儲器發(fā)展趨勢的報告。

在他開始繪制數據時,發(fā)現了一個驚人的趨勢。

每個新的芯片大體上包含其前任兩倍的容量,每個芯片產生的時間都是在前一個芯片產生后的18~24個月內,如果這個趨勢繼續(xù),計算能力相對于時間周期將呈指數式的上升。

這個就是大名鼎鼎的摩爾定律, 其對集成電路產業(yè)的發(fā)展描述,異乎尋常的正確。

總結來說:

1:集成電路芯片(wafer)上所集成的電路的數目,每隔18個月就翻一番。

2、微處理器的性能每隔18個月提高一倍,而價格下降一半。

3、用一美元所能買到的計算機性能,每隔18個月翻兩番。

你可能覺得摩爾定律平平無奇,只不過是一個總結?

其實這可以推導出了一個公式,那就是每18個月,在芯片規(guī)模不變的情況下,芯片面積減半。

這樣相同的大小的wafer,可以生產出多一倍的芯片。

如果上一代工藝芯片面積是1mm2,在新工藝上,面積就是新工藝的一半,也就是0.5mm2。

我們假設兩代工藝wafer成本一樣(一般新工藝會貴一些),那么采用新工藝,其成本是原來工藝成本的一半。

這個就是摩爾定律揭示的現實:

那就是,采用新工藝的芯片,面積更小,功耗更優(yōu),頻率更高,成本還更低。

這個就是新工藝對老工藝降維式的打擊!

這些優(yōu)點和好處就是驅動芯片工藝不斷進步的發(fā)動機。

也就是摩爾定律的內涵。

那如果芯片工藝進步,每個晶體管的尺寸就會縮小,那到底縮小多少?

晶體管數量保持不變的情況下, 下一代新工藝的芯片面積是上一代的一半。

那么X和Y什么關系。

如果我們按照正方形來計算的話?

227b6bb6-4751-11ec-b939-dac502259ad0.png

那么新工藝大約是老工藝晶體管尺寸的0.7倍。

也就是晶體管會縮小0.7倍。

那根據摩爾定律,我們利用初中數學知識,就能算出每一代工藝的進步,從800nm開始(這個80586的工藝節(jié)點)。

而芯片工藝的發(fā)展也印證了這一點:

從0.8 μ m、0.5 μ m、0.35 μ m、0.25 μ m、0 .18 μm、0.13 μ m、90nm、65nm、45nm、32nm、22nm、16nm、10nm、7nm,5nm。

實際的工藝節(jié)點,符合了這個要求。

摩爾定律和現在芯片制程完全吻合。

神奇!

2:半節(jié)點

可能有些工藝制程知識的同學會說:

有點不對勁,

這個圖里,制程很火的40nm,28nm,14nm跑哪里去了。

對,這就涉及到一個芯片制造廠常用的手段。

shrink。

我們都知道,一個工藝節(jié)點研發(fā)成功后,其研發(fā)成本是很高的。

如果可以在這個工藝節(jié)點上持續(xù)優(yōu)化,面積,功耗等等。

也是一種最大化利用原有投入的方式。

就像intel就在14nm上做的一樣。

14nm+++

持續(xù)優(yōu)化。

而我們今天講的shrink,也是一種優(yōu)化。

它本質上是利用光照(MASK)等比例縮放后。晶體管尺寸縮小一點,芯片仍然能夠正常工作,從而減少芯片面積,降低成本。

那么shrink的比例是多少?

Shrink 一般可以將晶體管的尺寸縮小0.9倍。

大約每個邊長縮放為0.9;整體面積縮小0.81;

這個過程又稱為,芯片收縮(die shrink)。

然而,按比例縮小可能引入新的問題,例如漏電流增大,但是通過工藝參數可以來調節(jié)漏電,shrink在不改變工藝特性的基礎上,修修補補,也能挖掘這個工藝節(jié)點的潛力。

這些shrink后的工藝節(jié)點,也被人稱為半節(jié)點。

例如:

40nm是45nm shrink后的半節(jié)點。

28nm是32nm shrink后的半節(jié)點。

20nm是22nm shrink后的半節(jié)點。

14nm也可以看作16nm shrink后的半節(jié)點。

把前面的工藝,乘以0.9就可以了。

DIE shrink是芯片制造廠家來做的,和芯片設計公司沒有關系。

工程師設計完成的版圖都是 pre shrink的,而到了廠家生產的時候,直接進行shrink,生成的die的面積比版本等比例縮小。

所以我們現在芯片設計工程師,做40nm或者28nm等半節(jié)點工藝時,都有一個shrink的流程。

會發(fā)現,芯片的版圖比實際的DIE的面積要大。

如果我們計算最后的DIE(芯片)面積,實際上要算shrink之后的,而不是版圖的面積。

EDA工具標注的都是shrink前(pre shrink)的面積。

那就是設計公司給了芯片制造廠一張10X10的設計圖紙,而芯片廠生產的尺寸卻是9x9。

這些優(yōu)化后的,40nm,28nm等等,成為了更成熟和長壽的工藝。

而原有的45nm,32nm等,與優(yōu)化后的40nm,28nm相比,不再具有優(yōu)勢,廠家不再推這些工藝工藝。

事實上,業(yè)界通常把45nm/40nm, 32nm/28nm, 22nm/20nm, 16nm/14nm 這些工藝節(jié)點,看作同一個工藝節(jié)點,是一代,只是廠家通過shrink這種手段,進行的優(yōu)化。

加上shrink以后,我們看到目前的28nm,14nm,10nm,7nm,5nm都可以用摩爾定律上一節(jié)的初中數學知識算出來。

嚴絲合縫,理論和實際吻合的很好。

戈登。摩爾,真神人也!

3:柵極長度

但是,事實果真如此嗎?

這些數字里面隱藏著一個極大的隱情。

我們來看一張圖:

大約從20世紀60年代到90年代末,節(jié)點的命名是基于它們的柵極長度命名的。IEEE的此圖表顯示了以下關系。

柵極長度(gate length)和半節(jié)距(芯片上兩個相同特征之間的距離的一半)匹配工藝節(jié)點名稱,這個其實0.5um,0.35um,0.25um的一些命名的原因。

但是在28nm以下,由于采用finfet這些新的技術,這些和實際的節(jié)點和柵極長度,以及半節(jié)距(half-pitch)就匹配不上了

如果保持節(jié)點名稱和實際特征尺寸同步,就會如紅線所示。

2015年前,芯片制造的最小工藝尺寸就會跌破1nm。

而實際上,廠家暗渡陳倉了,

而實際上,整個工藝曲線更接近藍線所示。

你以為的7nm,5nm,早已不是原來指的柵極長度(gate length),或者(half-pitch)半節(jié)距。

那這個7nm,5nm怎么來的。

畫大餅來的!

畫大餅,這個你是不是比較熟。

公司的老板最擅長搞這個,畫大餅,或者叫畫路線圖(roadmap)。

老板說:未來三年每年增長一倍,今年銷售額1億,10年后就成為銷售千億公司。

關鍵是,這玩意不能這么算,按照這么算,幾十年后,地球都成為你們公司的,你們銷售額也完不成。

那么芯片制造的大餅,或者(roadmap)是怎么畫出來的?

由于半導體制造涉及巨大的資本支出和大量的長期研究。從論文中引入新技術方法到大規(guī)模商業(yè)制造的平均時間約為10-15年。

幾十年前,半導體行業(yè)認識到,如果有一個節(jié)點介紹的總體路線圖以及這些節(jié)點將針對的功能尺寸,這將對參與芯片流程的每個單位都用導引作用。

也就是說,比如,2025年,我們畫個大餅要搞1nm,那么,這個時候所需要光刻設備廠家,刻蝕設備廠家,材料廠家,研究機構等等,都要瞄準這個目標來做。

這個路線圖,主要是“為大學、財團和行業(yè)研究人員提供未來的主要參考,以刺激各個技術領域的創(chuàng)新”。

也就是說,要給芯片制造從業(yè)者畫一個大餅。

多年來,國際半導體技術路線圖(ITRS)發(fā)布了該行業(yè)的總體路線圖。這些路線圖延續(xù)了15年,為半導體市場設定了總體目標。

ITRS就是畫大餅的人!

那如何畫這個大餅(roadmap)?

當然是摩爾定律,也就是本文第一部分介紹的那樣。

摩爾定律這個就是這么粗暴。

一直從幾百nm,干到5nm或者3nm。

關鍵是,數學可以這么算,物理能這么搞嗎?

這么搞,是不是有點太草率了。

4:營銷手段:寶馬5系和5nm

不久之后, ITRS(國際半導體技術路線圖)這個組織也明白了,這么搞是不行的。

不能把柵極長度(gate length)或半節(jié)距(half-pitch)與節(jié)點大小聯系起來的原因是:

因此這些尺寸要么停止縮放,要么縮放得更慢了。

粗暴的乘以0.7還能指望晶體管能工作。

這種晶體管,工業(yè)界制造不出來。

于是,在2010年,ITRS將每個節(jié)點上的技術,統稱為“等效縮放”。

也就是說,不用實際對應上,你覺得差不過就行。

也就是說,7nm,5nm,早已不是原來指的柵極長度(gate length),或者(half-pitch)半節(jié)距。

這種改變,反應了芯片制造業(yè)的現狀:

臺積電的Philip Wong在Hot Chips 31主旨演講中說:“它過去是技術節(jié)點,節(jié)點編號,意味著一些東西,晶圓上的一些功能?!?。

但是:“今天,這些數字只是數字。它們就像汽車模型——就像寶馬5系或馬自達6。數字是什么并不重要,它只是下一項技術的目的地,它的名稱。因此,我們不要把節(jié)點的名稱與技術實際提供的相混淆?!?/p>

畫重點:不要把節(jié)點的名稱和技術實際相混淆

5nm,7nm這些和寶馬5,馬自達6沒有什么區(qū)別。

這些只是營銷的手段而已。

不是大眾要把這個名字相混淆。

而是這些芯片制造廠商,搞這些營銷詞匯,不就是想混淆工藝制程的節(jié)點和晶體管的實際尺寸嗎?

雖然摩爾定律這艘大船進入淺水區(qū),快擱淺了。

讓我們一起晃動這艘大船,假裝摩爾定律啟示的那樣繼續(xù)前進,

所以英特爾就有人提出來了。

不要扯,5nm,7nm了,直接比拼一下單位面積晶體管的數量好了。

下面就是這個公式:

25c6b258-4751-11ec-b939-dac502259ad0.png

英特爾的芯片制造專家Mark Bohr提出來的, 它認為每個芯片制造商在提及工藝節(jié)點時,都應披露其邏輯晶體管密度,單位為MTr/mm2(每平方毫米數百萬個晶體管)

這個也就是解釋了,為什么英特爾的10nm和臺積電的7nm,雖然看起來是兩代,但是二者的晶體管密度基本一樣。

但是,這個公式太復雜了。

怎么可能有7nm,5nm對大眾的宣傳效果好。

但是,實話實說,英特爾本身自己在命名方案里面,也沒有真正遵循柵極長度(gate length)的模型。

從下表來看,隨著工藝的進步,玩家越來越少了。

高端玩家就剩下了臺積電和三星,還有一直要追趕的英特爾。

明年,三星和臺積電的3nm都號稱要量產。

但是這一次,我們應該知道,這個只是一代工藝代號而已,和3nm本身沒有太大的關系了。

從7nm,5nm,到3nm。

摩爾定律不死。只是,已經快“植物人”了。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    462

    文章

    53249

    瀏覽量

    455225
  • 集成電路
    +關注

    關注

    5441

    文章

    12341

    瀏覽量

    371545
  • 電路
    +關注

    關注

    173

    文章

    6058

    瀏覽量

    176964

原文標題:芯片工藝的5nm和7nm是怎么來的?揭開芯片工藝和摩爾定律背后的“秘密”

文章出處:【微信號:電子工程世界,微信公眾號:電子工程世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Chiplet,改變了芯片

    1965年,英特爾聯合創(chuàng)始人戈登·摩爾提出了“摩爾定律”。半個多世紀以來,這一定律推動了集成電路(IC)性能的提升和成本的降低,并成為現代數字技術的基礎。摩爾定律指出,半導體
    的頭像 發(fā)表于 10-17 08:33 ?319次閱讀
    Chiplet,改變了<b class='flag-5'>芯片</b>

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結構正沿著摩爾定律指出的方向一代代演進,本段加速半導體的微型化和進一步集成,以滿足AI技術及高性能計算飛速發(fā)展的需求。
    發(fā)表于 09-06 10:37

    芯片封裝的功能、等級以及分類

    摩爾定律趨近物理極限、功率器件制程仍停留在百納米節(jié)點的背景下,芯片“尺寸縮小”與“性能提升”之間的矛盾愈發(fā)尖銳。
    的頭像 發(fā)表于 08-28 13:50 ?1491次閱讀

    摩爾定律 “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    揭示行業(yè)正處于從“晶體管密度驅動”向“系統級創(chuàng)新”轉型的關鍵節(jié)點。隨著摩爾定律放緩、供應鏈分散化政策推進,一場融合制造技術革新與供應鏈數字化的產業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?892次閱讀
    當<b class='flag-5'>摩爾定律</b> “踩剎車” ,三星 、AP、普迪飛共話半導體制造新變革新機遇

    晶心科技:摩爾定律放緩,RISC-V在高性能計算的重要性突顯

    運算還是快速高頻處理計算數據,或是超級電腦,只要設計或計算系統符合三項之一即可稱之為HPC。 摩爾定律走過數十年,從1970年代開始,世界領導廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律
    的頭像 發(fā)表于 07-18 11:13 ?3870次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計算的重要性突顯

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統掩模設計方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?5271次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下<b class='flag-5'>芯片</b>游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上??萍即髮W劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時間就會性能翻倍,成本減半。那么電力電子當中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?519次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應用

    自集成電路誕生以來,摩爾定律一直是其發(fā)展的核心驅動力。根據摩爾定律,集成電路單位面積上的晶體管數量每18到24個月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造工藝的復雜度和成本急劇
    的頭像 發(fā)表于 04-23 11:53 ?1872次閱讀
    玻璃基板在<b class='flag-5'>芯片</b>封裝中的應用

    瑞沃微先進封裝:突破摩爾定律枷鎖,助力半導體新飛躍

    在半導體行業(yè)的發(fā)展歷程中,技術創(chuàng)新始終是推動行業(yè)前進的核心動力。深圳瑞沃微半導體憑借其先進封裝技術,用強大的實力和創(chuàng)新理念,立志將半導體行業(yè)邁向新的高度。 回溯半導體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?616次閱讀
    瑞沃微先進封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導體新飛躍

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭奪每一納米的空間。但在未來5年里,一項涉及幾百乃至幾千納米的更大尺度的技術可能同樣重要。 這項技術被稱為“混合鍵合”,可以
    的頭像 發(fā)表于 02-09 09:21 ?913次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術:延續(xù)摩爾定律的新希望

    半導體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每兩年應翻一番)越來越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當銅互連按比例縮小時,其電阻率急劇上升,這會
    的頭像 發(fā)表于 01-09 11:34 ?789次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數量大約每18-24個月增加一倍的趨勢。該定律不僅推動了計算機硬件的快速發(fā)展,也對多個領域產生了深遠影響。
    的頭像 發(fā)表于 01-07 18:31 ?2542次閱讀

    SiP封裝產品錫膏植球工藝

    芯片的發(fā)展也從一味的追求功耗下降及性能提升(摩爾定律)轉向更加務實的滿足市場的需求(超越摩爾定律)。為了讓芯片效能最大化、封裝后的體積最小化、定制化,SiP封裝技術已成為半導體產業(yè)最重
    的頭像 發(fā)表于 12-23 11:57 ?1329次閱讀
    SiP封裝產品錫膏植球<b class='flag-5'>工藝</b>

    摩爾定律時代,提升集成芯片系統化能力的有效途徑有哪些?

    電子發(fā)燒友網報道(文/吳子鵬)當前,終端市場需求呈現多元化、智能化的發(fā)展趨勢,芯片制造則已經進入后摩爾定律時代,這就導致先進的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經不如從前
    的頭像 發(fā)表于 12-03 00:13 ?3475次閱讀