18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

聊聊CPU中最基礎的邏輯門

冬至配餃子 ? 來源:天奇工作室 ? 作者:LRC ? 2022-08-07 10:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這是《CPU Logisim設計》的第二個章節(jié)。我最近一直在設計流水線為基礎的RISC-V架構CPU,所以一直沒有時間更新,我們這次抽空來聊聊CPU中最基礎的邏輯門。

CPU大部分是由邏輯門構成的(話不能說太絕對),而邏輯門無外乎就是與門、或門、非門這三種。但在開始之前我們先要了解一下CPU中的數制。CPU不同于人腦,CPU采用的是二進制,也就是0和1,比如3這個十進制數等于二進制數11。那么為什么要采用二進制呢?道理很簡單卻也很復雜。簡單來講電路設計成二進制是更為方便的,因為0和1可以用電壓有無來代替,其抗干擾性強;復雜來講CPU使用二進制還涉及到布爾邏輯、歷史遺留等一系列問題。傳聞前蘇聯曾經研制出三進制的計算機,但最后因為性能不優(yōu)良而被放棄了。所以其實非二進制也不是不可以。

講完了數制,我們開始聊邏輯門。首先要注意一點,邏輯門是一種客觀存在的電路結構,其物理微觀實質比較復雜,我挖個坑……我們這里暫時只討論宏觀現象。

首先是與門(AND)。

pYYBAGLvJYeAHIJFAAAXibGl3HY906.png

左邊這兩條小短線(不一定就只有兩條,可以大于等于兩條)是輸入,右邊就是輸出了。中間那個“半圓形”的就是標準的與門了。

與門的特點是:輸入都是1時,輸出才是1。圖中亮綠色的是1,暗綠色是0,所以輸出是0,沒有問題。

再就是或門(OR)。

poYBAGLvJZ6AEi2mAAAciLboTtU179.png

或門的特點是:輸入但凡有個1,輸出就是1。我特意找了個四個輸入的或門,這四個輸入都為0,所以很不幸輸出是0。

然后是非門(NOT)。

pYYBAGLvJbGAJ1KcAAAUMHj3AE0224.png

非門就更簡單了。其特點是:輸出是輸入的取反。就是說輸入是1,輸出是0;輸入是0,輸出就是1。另外,不同于以上兩種邏輯門,非門只有一個輸入。

最后,給你們看一個奇怪的東西。

poYBAGLvJcWABE3KAAAbk15UCGk505.png

像不像與門長了個瘤?這個其實是與門和非門的結合體,同理還有或門和非門的結合體。其中非門被簡化成了一個圓,用于取反與門的下面一路的輸入。因為非門的邏輯實在是太簡單了卻又太容易被用到,這種畫法可以有效的節(jié)省畫板空間。

此外還有異或門(XOR)、同或門(XNOR)等門電路,它們無不是從與、或、非三種邏輯門上組合而來。這種組合而來的電路又被稱為組合邏輯電路。與之相對的概念是時序邏輯電路。

那么這些邏輯門能做什么呢?

且聽下回分解。



審核編輯:劉清


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11192

    瀏覽量

    221694
  • 邏輯門電路
    +關注

    關注

    2

    文章

    68

    瀏覽量

    12404
  • RISC-V
    +關注

    關注

    47

    文章

    2701

    瀏覽量

    51118
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    聊聊FPGA中的TDC原理

    今天我們不談高大上的物理學,只聊聊如何在 FPGA 中,用一串加法器和 D 觸發(fā)器,“數清楚時間”——這就是時間數字轉換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?592次閱讀
    <b class='flag-5'>聊聊</b>FPGA中的TDC原理

    SN74LV4T32四路2輸入正或技術解析與應用指南

    Texas Instruments SN74LV4T32/SN74LV4T32-Q1四路或包含四個帶施密特觸發(fā)器輸入的獨立或。每個邏輯以正邏輯
    的頭像 發(fā)表于 08-22 09:54 ?625次閱讀
    SN74LV4T32四路2輸入正或<b class='flag-5'>門</b>技術解析與應用指南

    高 CMR、高速邏輯密封表面貼裝光耦合器 skyworksinc

    電子發(fā)燒友網為你提供()高 CMR、高速邏輯密封表面貼裝光耦合器相關產品參數、數據手冊,更有高 CMR、高速邏輯密封表面貼裝光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,
    發(fā)表于 07-07 18:33
    高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>密封表面貼裝光耦合器 skyworksinc

    密封表面貼裝高 CMR、高速邏輯光耦合器 skyworksinc

    電子發(fā)燒友網為你提供()密封表面貼裝高 CMR、高速邏輯光耦合器相關產品參數、數據手冊,更有密封表面貼裝高 CMR、高速邏輯光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,
    發(fā)表于 07-04 18:36
    密封表面貼裝高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>光耦合器 skyworksinc

    高 CMR、高速邏輯密封光耦合器 skyworksinc

    電子發(fā)燒友網為你提供()高 CMR、高速邏輯密封光耦合器相關產品參數、數據手冊,更有高 CMR、高速邏輯密封光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,高 CMR、高速
    發(fā)表于 07-03 18:33
    高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>密封光耦合器 skyworksinc

    Texas Instruments CD74HC32雙輸入或數據手冊

    Texas Instruments CD74HC32雙輸入或包含四個獨立的雙輸入或。每個邏輯以正邏輯執(zhí)行布爾函數Y = A + B。T
    的頭像 發(fā)表于 07-03 15:37 ?461次閱讀
    Texas Instruments CD74HC32雙輸入或<b class='flag-5'>門</b>數據手冊

    Texas Instruments SN74HC32四路雙輸入或數據手冊

    Texas Instruments SN74HC32四路雙輸入或包含四個獨立的雙輸入或。每個邏輯以正邏輯執(zhí)行布爾函數Y = A + B
    的頭像 發(fā)表于 07-03 11:28 ?456次閱讀
    Texas Instruments SN74HC32四路雙輸入或<b class='flag-5'>門</b>數據手冊

    發(fā)明邏輯的人真是個天才啊,一分鐘帶你輕松搞懂七個基礎邏輯

    邏輯
    英銳恩科技
    發(fā)布于 :2025年06月23日 16:23:58

    CMOS的邏輯如何應用在電路中

    CMOS的邏輯如何應用在電路中 前言 在如今的電子電路中,CMOS邏輯有著接近零靜態(tài)功耗和超高集成度的特點,是數字電路不可或缺的存在。其獨特之處在于PMOS與NMOS晶體管的互補設
    的頭像 發(fā)表于 06-19 16:07 ?1189次閱讀
    CMOS的<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>如何應用在電路中

    多板 PCB 組裝中最常見的邏輯錯誤

    許多電子系統和產品并不只使用1個PCB,而是可能包含多個電路板、單個電路板和多個外部模塊,或者通過電纜與外部設備連接。在多板系統中,兩個電路板之間可能會出現邏輯錯誤,但如果沒有全面審查設計,可能
    的頭像 發(fā)表于 03-14 18:15 ?598次閱讀
    多板 PCB 組裝<b class='flag-5'>中最</b>常見的<b class='flag-5'>邏輯</b>錯誤

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    一、FPGA與CPU的區(qū)別 FPGA(Field-Programmable Gate Array,現場可編程門陣列)和CPU(Central Processing Unit,中央處理器)是兩種不同類
    的頭像 發(fā)表于 02-01 14:57 ?2503次閱讀

    由MOSFET構成的芯片邏輯的最基本單元CMOS介紹

    介紹了芯片最基本的單元——MOSFET,和由MOSFET構成的芯片邏輯的最基本單元——CMOS。?? MOSFET 芯片最底層的原理二進制運算,所以我們要用最基本的電子元件來模擬1和0,通電為1
    的頭像 發(fā)表于 11-22 13:32 ?1356次閱讀
    由MOSFET構成的芯片<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>的最基本單元CMOS介紹

    TTL邏輯的種類及應用

    在數字電子領域,TTL(晶體管-晶體管邏輯邏輯是構建復雜數字系統的基石。TTL技術以其可靠性、成本效益和廣泛的應用而聞名。 TTL邏輯
    的頭像 發(fā)表于 11-18 10:36 ?2090次閱讀

    邏輯門電路的類別和性能參數

    除了分立元件邏輯(二極管和晶體管),對于集成電路邏輯大致可以分為兩類。
    的頭像 發(fā)表于 11-06 09:44 ?3213次閱讀
    <b class='flag-5'>邏輯</b>門電路的類別和性能參數

    聊聊std::move函數和std::forward函數

    今天我們聊聊Modern cpp的兩個非常重要的概念移動語義和轉發(fā)引用。
    的頭像 發(fā)表于 11-05 16:58 ?1399次閱讀