AMD Vitis 高層次綜合 ( HLS ) 已成為自適應(yīng) SoC 及 FPGA 產(chǎn)品設(shè)計(jì)領(lǐng)域的一項(xiàng)顛覆性技術(shù),可在創(chuàng)建定制硬件設(shè)計(jì)時(shí)實(shí)現(xiàn)更高層次的抽象并提高生產(chǎn)力。Vitis HLS 通過(guò)將 C/C++ 代碼為 AMD 設(shè)備上可編程邏輯的 RTL 代碼加速 IP 創(chuàng)建。
在 Vitis HLS 中,優(yōu)化指令脫穎而出成為最強(qiáng)大的工具之一,使設(shè)計(jì)人員能夠從相同底層 C 模型出發(fā),探索各種架構(gòu)解決方案。此功能有助于快速生成性能優(yōu)化的解決方案,以滿足開(kāi)發(fā)人員的設(shè)計(jì)需求。
在本次網(wǎng)絡(luò)研討會(huì)中,我們將演示如何利用優(yōu)化指令和 HLS 分析功能來(lái)高效駕馭各種 AMD 自適應(yīng) SoC 及 FPGA 產(chǎn)品的快速解決方案。
網(wǎng)絡(luò)研討會(huì)將討論的主題:
-
Vitis HLS 概述和介紹。
-
了解不同類(lèi)型的優(yōu)化指令以及它們?nèi)绾斡绊懢C合結(jié)果。
-
探索有助于分析和可視化結(jié)果的不同分析器。
-
演示設(shè)計(jì) Demo 并演示優(yōu)化指令的應(yīng)用以創(chuàng)建一系列 IP 解決方案。
歡迎加入我們,參加本次內(nèi)容豐富的網(wǎng)絡(luò)研討會(huì)!我們將為您提供利用 Vitis HLS 和優(yōu)化指令加速 AMD 自適應(yīng) SoC 和 FPGA 開(kāi)發(fā)所需的知識(shí)和技能。無(wú)論您當(dāng)前正在使用 Vitis HLS 還是希望了解 Vitis HLS 是否是您下一個(gè)設(shè)計(jì)項(xiàng)目的正確選擇,本次網(wǎng)絡(luò)研討會(huì)將使您能夠充分了解高層次綜合的潛力,幫助您更快地實(shí)現(xiàn)設(shè)計(jì)目標(biāo)。
演講時(shí)間2023.12.21 1030
演講嘉賓Lauren Gao( 高亞軍 )
Lauren Gao ,AMD資深戰(zhàn)略應(yīng)用工程師
Lauren 專(zhuān)注于 C/C++ 高層次綜合,擁有多年利用 FPGA 實(shí)現(xiàn)數(shù)字信號(hào)處理算法的經(jīng)驗(yàn),對(duì) FPGA 的架構(gòu)、開(kāi)發(fā)工具和設(shè)計(jì)理念有深入的理解。發(fā)布網(wǎng)絡(luò)視頻課程《Vivado 入門(mén)與提高》點(diǎn)擊率超過(guò)5萬(wàn)、出版《基于 FPGA 的數(shù)字信號(hào)處理》《Vivado 從此開(kāi)始》《AMD FPGA 設(shè)計(jì)優(yōu)化寶典-面向 Vivado 》等多本書(shū)籍并廣受開(kāi)發(fā)者好評(píng)。

預(yù)約會(huì)議|請(qǐng)微信掃描上方二維碼
或點(diǎn)擊“閱讀原文”
*提交相應(yīng)個(gè)人信息即表示您同意向 AMD 披露您的數(shù)據(jù),并根據(jù) AMD 公布的隱私政策進(jìn)行處理。
*除非特別聲明,活動(dòng)組織者對(duì)因特殊原因?qū)е禄顒?dòng)取消或報(bào)名成功后因不符合要求而無(wú)法進(jìn)入直播間參與活動(dòng)的情形不承擔(dān)責(zé)任
原文標(biāo)題:研討會(huì):利用編譯器指令提升AMD Vitis? HLS 設(shè)計(jì)性能
文章出處:【微信公眾號(hào):Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132943 -
Xilinx
+關(guān)注
關(guān)注
73文章
2190瀏覽量
129103
原文標(biāo)題:研討會(huì):利用編譯器指令提升AMD Vitis? HLS 設(shè)計(jì)性能
文章出處:【微信號(hào):賽靈思,微信公眾號(hào):Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
邊緣設(shè)備AI部署:編譯器如何實(shí)現(xiàn)輕量化與高性能?
如何在Unified IDE中創(chuàng)建視覺(jué)庫(kù)HLS組件

使用AMD Vitis Unified IDE創(chuàng)建HLS組件

如何使用AMD Vitis HLS創(chuàng)建HLS IP

使用AMD Vitis進(jìn)行嵌入式設(shè)計(jì)開(kāi)發(fā)用戶指南

Triton編譯器如何提升編程效率
Triton編譯器在高性能計(jì)算中的應(yīng)用
Triton編譯器的優(yōu)化技巧
Triton編譯器的優(yōu)勢(shì)與劣勢(shì)分析
Triton編譯器與其他編譯器的比較
Triton編譯器功能介紹 Triton編譯器使用教程
2025電子設(shè)計(jì)與制造技術(shù)研討會(huì)
芯華章硬件專(zhuān)場(chǎng)研討會(huì)順利舉辦
AMD Alveo V80計(jì)算加速器網(wǎng)絡(luò)研討會(huì)
Keil編譯器優(yōu)化方法

評(píng)論