完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): DS90UB924-Q1 具有雙向控制通道的 5MHz 至 96MHz 24 位彩色 FPD-Link III 轉(zhuǎn) OpenLDI 解串器 數(shù)據(jù)表
DS90UB924-Q1解串器與DS90UB921-Q1,DS90UB925Q-Q1,DS90UB927Q-Q1,DS90UB929-Q1,DS90UB949-Q1或DS90UB947-Q1串行器配套使用,可針對汽車信息娛樂系統(tǒng)內(nèi)的數(shù)字視頻和音頻的分配提供一套解決方案。該器件可將嵌入時鐘的高速串行化接口(通過單信號對(FPD-Link III)傳輸)轉(zhuǎn)換為四個LVDS數(shù)據(jù)/控制流,一個LVDS時鐘對(OpenLDI)以及I2S音頻數(shù)據(jù).FPD-Link III串行總線方案支持通過單條差分鏈路實(shí)現(xiàn)高速正向通道數(shù)據(jù)傳輸和低速反向通道通信的全雙工控制。通過單個差分對整合音頻,視頻和和控制數(shù)據(jù)可減小互連線尺寸和重量,同時還消除了偏差問題并簡化了系統(tǒng)設(shè)計。
通過對串行輸入數(shù)據(jù)流使用自適應(yīng)輸入均衡功能,可對傳輸介質(zhì)損耗和確定性抖動進(jìn)行補(bǔ)償。通過使用低壓差分信令可最大限度減少電磁干擾(EMI)。
所有商標(biāo)均為其各自所有者的財產(chǎn)。
| ? |
|---|
| Function |
| Color Depth (bpp) |
| Pixel Clock Min (MHz) |
| Pixel Clock (Max) (MHz) |
| Input Compatibility |
| Output Compatibility |
| Features |
| Signal Conditioning |
| EMI Reduction |
| Diagnostics |
| Total Throughput (Mbps) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| ? |
| DS90UB924-Q1 | DS90UB921-Q1 |
|---|---|
| Deserializer ? ? | Serializer ? ? |
| 24 ? ? | 24 ? ? |
| 5 ? ? | 5 ? ? |
| 96 ? ? | 96 ? ? |
| FPD-Link III LVDS ? ? | LVCMOS ? ? |
| LVDS ? ? | FPD-Link III LVDS ? ? |
| I2C Config I2S Audio Pattern Generator Remote Interrupt Pin Mirroring ? ? | FPD-Link III Coax I2C Config I2S Audio Pattern Generator Remote Interrupt Pin Mirroring ? ? |
| Adaptive Equalizer Programmable Equalizer ? ? | ? |
| SSC Compatible ? ? | SSC Compatible ? ? |
| BIST ? ? | BIST ? ? |
| 3360 ? ? | 3360 ? ? |
| Automotive ? ? | Automotive ? ? |
| -40 to 105 ? ? | -40 to 105 ? ? |
| WQFN ? ? | WQFN ? ? |
| 48WQFN: 49 mm2: 7 x 7(WQFN) ? ? | 48WQFN: 49 mm2: 7 x 7(WQFN) ? ? |
| 48WQFN ? ? | 48WQFN ? ? |