完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > altera
自二十年前發(fā)明世界上第一個(gè)可編程邏輯器件開(kāi)始,Altera公司(阿爾特拉)(NASDAQ:ALTR)秉承了創(chuàng)新的傳統(tǒng),是世界上“可編程芯片系統(tǒng)”(SOPC)解決方案倡導(dǎo)者。Altera結(jié)合帶有軟件工具的可編程邏輯技術(shù)、知識(shí)產(chǎn)權(quán)(IP)和技術(shù)服務(wù),在世界范圍內(nèi)為14,000多個(gè)客戶提供高質(zhì)量的可編程解決方案。
文章:632個(gè) 瀏覽:157735次 帖子:194個(gè)
基于Altera浮點(diǎn)IP核的浮點(diǎn)矩陣相乘運(yùn)算的實(shí)現(xiàn)和改進(jìn)設(shè)計(jì)
嵌入式計(jì)算作為新一代計(jì)算系統(tǒng)的高效運(yùn)行方式,應(yīng)用于多個(gè)高性能領(lǐng)域,如陣列信號(hào)處理、核武器模擬、計(jì)算流體動(dòng)力學(xué)等。在這些科學(xué)計(jì)算中,需要大量的浮點(diǎn)矩陣運(yùn)算...
視頻翻譯如下: 大家好。我是Jeff Winett,Altera的一名應(yīng)用工程師。今天,我將與您共同研討一些基于FPGA的解決方案,幫助您開(kāi)發(fā)需要...
了解100G Interlaken解決方案及使用Stratix IV GT版10G收發(fā)器
您需要密度非常高、性能非常好的器件來(lái)實(shí)現(xiàn)100G固網(wǎng)應(yīng)用嗎?請(qǐng)觀看這一x分鐘的新視頻,了解40-nm Stratix IV GT FPGA的設(shè)計(jì)優(yōu)勢(shì)。您...
在設(shè)計(jì)商店中找到MAX 10產(chǎn)品系列的參考設(shè)計(jì)的操作
通過(guò)我們的設(shè)計(jì)商店找到MAX 10產(chǎn)品系列的參考設(shè)計(jì)
關(guān)于Nios II 以太網(wǎng)設(shè)計(jì)的調(diào)試技術(shù)(1)
Nios II 以太網(wǎng)設(shè)計(jì)的調(diào)試技術(shù) Part 1
采用FPGA DIYK開(kāi)發(fā)板控制模為60的計(jì)數(shù)器數(shù)碼管動(dòng)態(tài)顯示
FPGA diy作業(yè)實(shí)現(xiàn)模為60的計(jì)數(shù)器數(shù)碼管動(dòng)態(tài)顯示。
2018-06-20 標(biāo)簽:fpgaaltera計(jì)數(shù)器 4.7k 0
利用FPGA DIY開(kāi)發(fā)板實(shí)現(xiàn)撥碼開(kāi)關(guān)控制靜態(tài)數(shù)碼管顯示
FPGA diy作業(yè)實(shí)現(xiàn)撥碼開(kāi)關(guān)控制顯示數(shù)碼管0到8的靜態(tài)顯示。
數(shù)碼管顯示 TLC549 的AD轉(zhuǎn)換后的電壓
數(shù)碼管顯示。顯示AD轉(zhuǎn)換的量化值和換算后的電壓值,按鍵S1為復(fù)位鍵
由FPGA DIY開(kāi)發(fā)板控制實(shí)現(xiàn)數(shù)碼管靜態(tài)顯示1-F
使用靜態(tài)掃描方式,數(shù)碼管循環(huán)顯示1-F。8個(gè)數(shù)字顯示相同內(nèi)容。
如何編寫C應(yīng)用程序并在Cyclone V SoC DevKit中運(yùn)行ARM DS-5 AE
如何編寫C應(yīng)用程序并使用ARM DS-5 AE運(yùn)行在Cyclone V SoC DevKit
通過(guò) FPGA DIY 開(kāi)發(fā)板實(shí)現(xiàn)花樣彩燈功能
該視頻實(shí)現(xiàn)花樣彩燈功能,包含點(diǎn)亮LED 、從左到右,從右到左,中間往兩邊,兩邊往中間的流水燈;左到右,右到左的跑馬燈。每個(gè)功能之間,LED閃爍2次。
簡(jiǎn)述 MAX 10 FPGA用戶閃存的特點(diǎn)及應(yīng)用
此次培訓(xùn)介紹用戶閃存的優(yōu)點(diǎn),以及您怎樣在系統(tǒng)中使用它們。配置閃存存放了器件的配置數(shù)據(jù)。
基于OpenCL標(biāo)準(zhǔn)的FPGA設(shè)計(jì)
在FPGA上使用OpenCL標(biāo)準(zhǔn),與目前的硬件體系結(jié)構(gòu)(CPU、GPU,等)相比,能夠大幅度提高性能,同時(shí)降低了功耗。此外,與使用Verilog或者VH...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |