完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1678個(gè) 瀏覽:129155次 帖子:5355個(gè)
賽靈思(Xilinx)因應(yīng)鎖定新一代更智能(Smarter)功能的網(wǎng)絡(luò)和數(shù)據(jù)中心特定應(yīng)用集成電路(ASIC)和特定應(yīng)用標(biāo)準(zhǔn)產(chǎn)品(ASSP)方案出現(xiàn)重大效...
2013-03-12 標(biāo)簽:賽靈思Xilinx智能網(wǎng)絡(luò) 1.8k 0
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載27:Spartan
Vrtex-6 HXT器件內(nèi)的GTH模塊比GTX有更高的線速率,用它可以實(shí)現(xiàn)最高性能的高速串行收發(fā)器。GTH具有如下特性。
通過總結(jié)最佳工程,第20屆FPGA國際研討會(huì)將回顧可編程器件過去20年的歷史,總結(jié)出趨勢(shì)線。專家們將從三個(gè)主要領(lǐng)域?yàn)镕PGA未來勾畫出草圖:工藝技術(shù)、體...
幾年前設(shè)計(jì)專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越...
如何用FPGA加速神經(jīng)網(wǎng)絡(luò)
到底純FPGA適不適合這種大型神經(jīng)網(wǎng)絡(luò)的設(shè)計(jì)?這個(gè)問題其實(shí)我們不適合回答,但是FPGA廠商是的實(shí)際操作是很有權(quán)威性的,現(xiàn)在不論是Intel還是Xilin...
2024-01-24 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)Xilinx 1.8k 0
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載9:Spartan
除了全局時(shí)鐘緩沖器外,Spartan-6還包含驅(qū)動(dòng)高速I/O時(shí)鐘區(qū)域的時(shí)鐘緩沖器。
Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析
Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個(gè)系列...
2025-04-24 標(biāo)簽:FPGAXilinxUltraScale 1.8k 0
減少Xilinx Ise與Modelsim聯(lián)合仿真的錯(cuò)誤方法
我們經(jīng)常使用Xilinx Ise與Modelsim聯(lián)合仿真,但是經(jīng)常出現(xiàn)一些由于庫沒有編譯而出現(xiàn)的錯(cuò)誤!下面是我總結(jié)的方法:
在Microzed上構(gòu)建嵌入式linux系統(tǒng)(ubuntu16.04下)
Linux啟動(dòng)需要4個(gè)文件: 1. boot.bin 2. device_tree.dtb 3. uImage 4. uramdisk.image.gz...
如何解決MPSoC萬兆以太網(wǎng)應(yīng)用中UDP接收丟包問題
本文介紹如何使能 Linux 網(wǎng)絡(luò)協(xié)議棧中的 RFS(receive flow steering)功能以優(yōu)化 MPSoC APU 的并行處理能力,解決丟包問題。
以大容量FPGA為基礎(chǔ)的多節(jié)點(diǎn)系統(tǒng)遠(yuǎn)程升級(jí)實(shí)現(xiàn)方法介紹
多節(jié)點(diǎn)系統(tǒng),在目前的很多電子系統(tǒng)應(yīng)用場(chǎng)合都可以看到。這種多節(jié)點(diǎn)系統(tǒng)由于具有結(jié)構(gòu)可擴(kuò)展性、功能配置的靈活性以及便于查找故障節(jié)點(diǎn)等良好的可維護(hù)性得到了越來越...
使用Xilinx FPGA實(shí)現(xiàn)OFDM系統(tǒng)
OFDM中調(diào)制使用IFFT,解調(diào)使用IFFT,在OFDM實(shí)現(xiàn)系統(tǒng)中,F(xiàn)FT和IFFT時(shí)必備的關(guān)鍵模塊。在使用Xilinx的7系列FPGA(KC705)實(shí)...
自從 Vitis 的發(fā)布,AMD 在 Github 上也開源了很多資源,方便開發(fā)者進(jìn)行自己的設(shè)計(jì),減少產(chǎn)品上市時(shí)間。所以我們來看一下如何獲取和使用 Gi...
Opal Kelly公司總部位于俄勒岡州波特蘭的 Opal Kelly 公司專門從事基于FPGA的USB模塊開發(fā),曾大量推出基于賽靈思 FPGA的USB...
Xilinx全新參考設(shè)計(jì)提供業(yè)界首個(gè)單芯片400G解決方案
All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)今天在第39屆美國光纖通訊展覽會(huì)及研討會(huì)(OFC 201...
2014-03-12 標(biāo)簽:XilinxOTNAll Programmable 1.7k 0
使用VHDL實(shí)現(xiàn)Flash讀寫控制器設(shè)計(jì)
首先拋出重點(diǎn):使用Xilinx的平臺(tái),最大的難點(diǎn)在于,要自己設(shè)計(jì)一個(gè)Flash讀寫控制器。
當(dāng)ISE調(diào)用ModelSim進(jìn)行仿真的時(shí)候,如果在FPGA設(shè)計(jì)中使用了Xilinx提供的的IP core或者其他的原語語句,ModelSim不添加Xil...
數(shù)字設(shè)計(jì)FPGA應(yīng)用:測(cè)試138工程
中國大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語言及VIVAD...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |