完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1678個(gè) 瀏覽:129157次 帖子:5355個(gè)
Xilinx XCAU15P FPGA開發(fā)板參數(shù)
Artix UIltraScale+ FPGA為高級協(xié)議提供速率高達(dá)12.5Gb/s的收發(fā)器,支持超強(qiáng)DSP計(jì)算處理能力,可將I/O帶寬與計(jì)算相匹配,為...
Xilinx Spartan-6 FPGA在頻譜分析儀中的應(yīng)用
頻譜分析儀是一種測試測量設(shè)備,主要用于射頻和微波信號的頻域分析,包括測量信號的功率,頻率,失真等。它的性能主要是從實(shí)時(shí)帶寬,動(dòng)態(tài)范圍,靈敏度和功率測量準(zhǔn)...
流水線設(shè)計(jì)通??梢栽谝欢ǔ潭壬咸嵘到y(tǒng)的時(shí)鐘頻率,因此常常作為時(shí)序性能優(yōu)化的一種常用技巧。如果某個(gè)原本單個(gè)時(shí)鐘周期完成的邏輯功能塊可以進(jìn)一步細(xì)分為若干個(gè)...
Xilinx用于工業(yè)自動(dòng)化的機(jī)器視覺解決方案
當(dāng)前工業(yè)工廠自動(dòng)化需要機(jī)器視覺來快速準(zhǔn)確檢測檢查生產(chǎn)線,確保高質(zhì)量控制。
基于米爾MPSOC開發(fā)板的hello world設(shè)計(jì)
Xilinx新一代 SOC,Zynq UltraScale+ MPSOC系列性能強(qiáng)悍無比,相比ZYNQ 7000系列每瓦性能提升5倍,作為一 名電子發(fā)燒...
DaVinci數(shù)字視頻開發(fā)平臺的主要特性及應(yīng)用分析
無電容線性放大器和視頻放大器AK4203是具有1通道視頻驅(qū)動(dòng)器的音頻立體聲無電容線性驅(qū)動(dòng)器。它消除了對帶有內(nèi)置電荷泵電路的大型隔直電容器的需求。AK42...
Xilinx的新一代設(shè)計(jì)套件Vivado相比上一代產(chǎn)品 ISE,在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。但是對初學(xué)者來說,新的約束語言...
Versal HBM 設(shè)備擁有兩倍大的數(shù)據(jù)庫,并且以兩倍的速度導(dǎo)出建議。右側(cè)的實(shí)時(shí)欺詐檢測基準(zhǔn)也具有相同的相對性能。 Thompson 說,這是考慮如何...
基于Xilinx Virtex6 FPGA的通用軟件無線電平臺設(shè)計(jì)
近年來軟件無線電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項(xiàng)目背景是通過軟件無線電方式實(shí)現(xiàn)數(shù)字音頻廣播(DAB)的基帶信號處理,這要...
約束文件是FPGA設(shè)計(jì)中不可或缺的源文件。那么如何管理好約束文件呢? 到底設(shè)置幾個(gè)約束文件? 通常情況下,設(shè)計(jì)中的約束包括時(shí)序約束和物理約束。前者包括時(shí)...
FPGA零基礎(chǔ)學(xué)習(xí):數(shù)字電路中的時(shí)序邏輯
大俠好,歡迎來到FPGA技術(shù)江湖。本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解...
FPGA設(shè)計(jì)中的約束文件有3類:用戶設(shè)計(jì)文件(.UCF文件)、網(wǎng)表約束文件(.NCF文件)以及物理約束文件(.PCF文件),可以完成時(shí)序約束、管腳約束以...
Xilinx Shenzhen 代表處 Hank Fu Xilinx 提供了完整的軟件開發(fā)環(huán)境。在Xilinx SDK中,每一個(gè)軟件工程,會(huì)包含一個(gè)應(yīng)用...
利用Xilinx UltraScale架構(gòu)大幅提升生產(chǎn)力
許多市場和應(yīng)用都對系統(tǒng)帶寬和處理功能需求顯著增長。無論是有線或無線通信、數(shù)字視頻還是圖像處理,更高的數(shù)據(jù)吞吐量要求都實(shí)現(xiàn)相同的結(jié)果,那就是所有系統(tǒng)組件...
2018-07-12 標(biāo)簽:xilinxultrascale 2k 0
一文詳解Video In to AXI4-Stream IP核
Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時(shí)鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉(zhuǎn)...
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載35:Spartan
ChipScope Pro 分析工具(Analyzer tool)直接與ICON、ILA、IBA、VIO及IBERT核相連,用戶可以實(shí)時(shí)地創(chuàng)建或修改觸發(fā)條件。
在Xilinx 7系列FPGA上兩種實(shí)現(xiàn)方式的差別
在FPGA設(shè)計(jì)開發(fā)中,很多場合會(huì)遇到同一根信號既可以是輸入信號,又可以是輸出信號,即IO類型(Verilog定義成inout)。
xilinx的LUT是**4輸入1輸出的** **RAM** ,也就是4根地址線的,一根數(shù)據(jù)線的RAM,并且I1是高地址位,I4是低地址位,樣子參考下圖...
2023-03-21 標(biāo)簽:RAMXilinx數(shù)據(jù)線 2k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |