18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

SRAM和DRAM的區(qū)別

SSDFans ? 來源:ssdfans ? 2020-08-22 09:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是RAM?

RAM(Random Access Memory)中文是隨機存取存儲器。為什么要強調(diào)隨機存儲呢?因為在此之前,大部分的存儲器都是順序存儲(Direct-Access),比較常見的如硬盤,光碟,老式的磁帶,磁鼓存儲器等等。隨機存取存儲器的特點是其訪問數(shù)據(jù)的時間與數(shù)據(jù)存放在存儲器中的物理位置無關(guān)。

RAM的另一個特點是易失性(Volatile),雖然業(yè)界也有非易失(non-volatile)的RAM,例如,利用電池來維持RAM中的數(shù)據(jù)等方法。

RAM主要的兩種類別是SRAM(Static RAM)和DRAM(Dynamic RAM)。

SRAM和DRAM的區(qū)別

SRAM的S是Static的縮寫,全稱是靜態(tài)隨機存取存儲器。而DRAM的D是Dynamic的縮寫,全稱是動態(tài)隨機存取存儲器。這兩者有什么區(qū)別呢?首先我們看看SRAM的結(jié)構(gòu),你可以網(wǎng)上搜索一下有很多資料介紹SRAM的,比較出名的是6場效應管組成一個存儲bit單元的結(jié)構(gòu):

工作原理相對比較簡單,我們先看寫0和寫1操作。

寫0操作

寫0的時候,首先將BL輸入0電平,(~BL)輸入1電平。

然后,相應的Word Line(WL)選通,則M5和M6將會被打開。

0電平輸入到M1和M2的G極控制端

1電平輸入到M3和M4的G極控制端

因為M2是P型管,高電平截止,低電平導通。而M1則相反,高電平導通,低電平截止。

所以在0電平的作用下,M1將截止,M2將打開。(~Q)點將會穩(wěn)定在高電平。

同樣,M3和M4的控制端將會輸入高電平,因NP管不同,M3將會導通,而M4將會截止。Q點將會穩(wěn)定在低電平0。

最后,關(guān)閉M5和M6,內(nèi)部M1,M2,M3和M4處在穩(wěn)定狀態(tài),一個bit為0的數(shù)據(jù)就被鎖存住了。

此時,在外部VDD不斷電的情況下,這個內(nèi)容將會一直保持。

下面通過動畫來觀察一下寫0的過程。

寫1操作

這里不再重復,大家可以自己推演一下過程。這里仍然提供寫1過程動畫。

讀操作

讀操作相對比較簡單,只需要預充BL和(~BL)到某一高電平,然后打開M5和M6,再通過差分放大器就能夠讀出其中鎖存的內(nèi)容。

DRAM(Dynamic RAM)是指動態(tài)隨機存取存儲器。與SRAM最大的不同是,DRAM需要通過刷新操作來保持其存儲的內(nèi)容。讓我們先來看看其一個bit存儲單元(Cell)的結(jié)構(gòu):

其核心部件是4號位的電容C,這個電容大小在pF級別,用來存儲0和1的內(nèi)容。由于電容會慢慢放電,其保存的內(nèi)容將會隨時間推移而慢慢消失。為了保證其內(nèi)容的完整性,我們需要把里面的內(nèi)容定期讀出來再填寫回去。這個操作稱為刷新操作(Refresh)。

其寫操作相對簡單:(我們以寫1為例)

當需要寫1的時候,先將BL(Bit Line)輸入高電平1,然后選中對應的Word Line(同一時間將只有一根WL被選中),打開相應的MOS管,如圖中所示3號位。此時,外部驅(qū)動能力很強,通過一定的時間,4號位的電容將會被充滿。此時,關(guān)閉3號位的MOS管。內(nèi)容1將在一定時間內(nèi)被保存在4號位的電容中。寫0的操作與之相反,不同的是將4號位電容中的電荷通過Bit Line放光。然后關(guān)閉3號位的MOS管,鎖存相應數(shù)據(jù)。

而讀操作相對來說,較為復雜。我們可以觀察到4號位電容非常小,只有pF級別,而Bit Line往往都很長,上面掛了非常多個存儲單元(cell),我們可以通過5號位的電容來表示。所以當我們直接把3號位的MOS管打開,Bit Line上將基本看不到什么變化。

于是有人提出是否能夠采用放大器來放大4號位電容的效果。結(jié)構(gòu)圖如下圖所示:

我們可以定Vref為1/2的VDD電壓,在讀取電容里數(shù)據(jù)之前,我們先將所有Bit Line預充1/2 VDD的電壓。然后,打開Word Line讓選中的電容連接到Bit Line上面,如果原本的內(nèi)容是1,則Bit line的總電壓將會小幅攀升。否則,則會小幅下降。再通過差分放大器,將結(jié)果放大從而實現(xiàn)讀操作。

這套方案是可以工作的,但Bit Line的數(shù)量不能太大。否則會導致距離Vref供電處較遠的放大器Vref的值偏低,而導致差分放大器工作異常。同時,對于所謂的1/2 VDD預充,也存在不準的情況。

為了解決這個問題,有人提出,不如將原來的一根Bit Line設計成一對Bit Line,當其中一根Bit Line上的Cell被選中時,另一根Bit Line將不會有Cell被選中。從而沒有Cell被選中的Bit Line可以充當放大器的Vref輸入,其長度,負載以及寄生參數(shù)將會和另一根Bit Line十分一致,這樣一來,放大器的工作就更加穩(wěn)定了。結(jié)構(gòu)圖如下所示:

當讀操作之前,我們先將1/2 VDD電壓同時注入到BL和(~BL)上,這個動作被稱為(pre-charge預充電)然后其中一根作為參考,來觀察另一根Bit Line在某個Cell導通后的變化。

最后,我們總結(jié)一下區(qū)別:

SRAM成本比較高(6個場效應管組成一個存儲單元)

DRAM成本較低(1個場效應管加一個電容)

SRAM存取速度比較快

DRAM存取速度較慢(電容充放電時間)

SRAM一般用在高速緩存中

DRAM一般用在內(nèi)存條里

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2362

    瀏覽量

    187504
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7697

    瀏覽量

    170299
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    799

    瀏覽量

    116976

原文標題:終于!有人講懂了DRAM和SRAM!

文章出處:【微信號:SSDFans,微信公眾號:SSDFans】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AI推理的存儲,看好SRAM?

    看到了其前景并提前布局。AI推理也使得存儲HBM不再是唯一熱門,更多存儲芯片與AI推理芯片結(jié)合,擁有了市場機會。 ? 已經(jīng)有不少AI推理芯片、存算一體芯片將SRAM替代DRAM,從而獲得更快的訪問速度、更低的刷新延遲等。 ? 靜態(tài)隨機存取存儲器(Static
    的頭像 發(fā)表于 03-03 08:51 ?2212次閱讀
    AI推理的存儲,看好<b class='flag-5'>SRAM</b>?

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA中實現(xiàn)SRAM讀寫測試,包括設計SRAM
    的頭像 發(fā)表于 10-22 17:21 ?1717次閱讀
    如何利用Verilog HDL在FPGA上實現(xiàn)<b class='flag-5'>SRAM</b>的讀寫測試

    新思科技SRAM PUF與其他PUF類型的比較

    在此前的文章《SRAM PUF:為每顆芯片注入“不可復制的物理指紋”,守護芯片安全》中,我們探討了基于SRAM的物理不可克隆功能(PUF)的基本原理,并介紹了SRAM PUF作為一種安全可靠、經(jīng)濟
    的頭像 發(fā)表于 09-05 10:46 ?742次閱讀

    利基DRAM市場趨勢

    電子發(fā)燒友網(wǎng)綜合報道,基于產(chǎn)品和市場特性,DRAM可分為主流DRAM和利基DRAM。主流DRAM產(chǎn)品具有大容量、高傳輸速率的特點,主要應用于智能手機、個人計算機、服務器等大規(guī)模標準化電
    的頭像 發(fā)表于 06-07 00:01 ?3690次閱讀
    利基<b class='flag-5'>DRAM</b>市場趨勢

    季豐推出SRAM錯誤地址定位黑科技

    近期受晶圓廠委托, 季豐在執(zhí)行完SRAM芯片在中子輻射下SER測試后, 通過對SRAM芯片的深入研究,對測試失效數(shù)據(jù)的分析,將邏輯失效地址成功轉(zhuǎn)換為物理坐標地址,最終在圖像上顯示失效位置,幫助客戶直觀地看到失效點分布位置。 通過多個失效芯片圖像的疊加,客戶可以看到多個芯片
    的頭像 發(fā)表于 06-03 10:08 ?723次閱讀
    季豐推出<b class='flag-5'>SRAM</b>錯誤地址定位黑科技

    存儲DRAM:擴張與停產(chǎn)雙重奏

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)高帶寬存儲HBM因數(shù)據(jù)中心、AI訓練而大熱,HBM三強不同程度地受益于這一存儲產(chǎn)品的營收增長,甚至就此改變了DRAM市場的格局。根據(jù)CFM閃存市場的分析數(shù)據(jù),2025年
    的頭像 發(fā)表于 05-10 00:58 ?8589次閱讀

    HBM重構(gòu)DRAM市場格局,2025年首季DRAM市占排名

    一季度在AI服務器保持穩(wěn)健推動對服務器DRAM需求,PC和移動需求復蘇力度也較預期更為明顯,此外疊加關(guān)稅觸發(fā)的部分補庫存需求的共同影響下,2025年一季度整體表現(xiàn)優(yōu)于預期,全球DRAM市場規(guī)模同比
    的頭像 發(fā)表于 05-06 15:50 ?873次閱讀
    HBM重構(gòu)<b class='flag-5'>DRAM</b>市場格局,2025年首季<b class='flag-5'>DRAM</b>市占排名

    存儲器IC的應用技巧 【日 桑野雅彥】

    UV-EPROM的結(jié)構(gòu)與使用方法,閃速存儲器的結(jié)構(gòu)與使用方法,EEPROM的結(jié)構(gòu)與使用方法, SRAM的結(jié)構(gòu)與使用方法, 特殊的SRAM的結(jié)構(gòu)與使用方法 ,DRAM的結(jié)構(gòu)與使用方法,
    發(fā)表于 04-16 16:04

    S32K312無法使用int_sram_shareable SRAM存儲數(shù)據(jù)怎么解決?

    我在定制硬件中使用S32K312 IC (單核)。我已使用 RTD SDK 創(chuàng)建了該項目。 我看到有以下 RAM(大分區(qū))可供我們使用(根據(jù)生成的鏈接器文件): int_dtcm int_sram
    發(fā)表于 03-27 07:16

    S32G DMA和Noc之間的區(qū)別是什么?

    當我閱讀 S32G3 參考手冊時,我對 S32G DMA 和 Noc 之間的區(qū)別有疑問。由于 NoC 支持內(nèi)核、外設和 SRAM 之間的通信,并且 DMA 還可以在內(nèi)存塊和 I/O 塊之間傳輸數(shù)據(jù)(沒有內(nèi)核?我不確定)。
    發(fā)表于 03-17 08:25

    存儲器IC的應用技巧 [日 桑野雅彥]

    本書主要介紹了UV-EPROM的結(jié)構(gòu)和使用方法,閃速存儲器的結(jié)構(gòu)和使用方法,EEPROM的結(jié)構(gòu)和使用方法, SRAM的結(jié)構(gòu)與使用方法,特殊的SRAM的結(jié)構(gòu)與使用方法,DRAM的結(jié)構(gòu)與使用方法,
    發(fā)表于 03-07 10:52

    DRAM基本單元最為通俗易懂的圖文解說

    本文要點提示:? ? ? ? ?? 1. DRAM 的工作原理圖文解說,包括讀寫以及存儲;? ? ? ? ? 2. 揭秘DRAM便宜但SRAM貴之謎。? ? ?? 內(nèi)存應該是每個硬件工程師都繞不開
    的頭像 發(fā)表于 03-04 14:45 ?1518次閱讀
    <b class='flag-5'>DRAM</b>基本單元最為通俗易懂的圖文解說

    DRAM與NAND閃存市場低迷,DRAM現(xiàn)貨價格持續(xù)下滑

    近日,據(jù)市場研究機構(gòu)TrendForce集邦咨詢最新發(fā)布的報告指出,DRAM內(nèi)存與NAND閃存市場近期均呈現(xiàn)出低迷的走勢。 特別是在DRAM市場方面,春節(jié)長假過后,消費者對于DRAM的需求并未如預期
    的頭像 發(fā)表于 02-06 14:47 ?736次閱讀

    三星否認重新設計1b DRAM

    據(jù)DigiTimes報道,三星電子對重新設計其第五代10nm級DRAM(1b DRAM)的報道予以否認。 此前,ETNews曾有報道稱,三星電子內(nèi)部為解決12nm級DRAM內(nèi)存產(chǎn)品面臨的良率和性能
    的頭像 發(fā)表于 01-23 10:04 ?1173次閱讀

    DRAM的基本構(gòu)造與工作原理

    本文介紹了動態(tài)隨機存取器DRAM的基本結(jié)構(gòu)與工作原理,以及其在器件縮小過程中面臨的挑戰(zhàn)。 DRAM的歷史背景與發(fā)展 動態(tài)隨機存取器(Dynamic Random Access Memory,簡稱
    的頭像 發(fā)表于 12-17 14:54 ?4592次閱讀
    <b class='flag-5'>DRAM</b>的基本構(gòu)造與工作原理