18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence定制設計遷移流程加快臺積電N3E和N2工藝技術的采用速度

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-06 15:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

內(nèi)容提要:

Cadence Virtuoso Design Platform 助力 IC 設計自動遷移到臺積電的最新工藝技術

新的生成式設計技術可將設計遷移時間縮短 2.5 倍

相應的 PDK 支持節(jié)點到節(jié)點設計和版圖的輕松遷移

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的節(jié)點到節(jié)點設計遷移流程,能兼容所有的臺積電先進節(jié)點,包括最新的 N3E 和 N2 工藝技術。這一新的生成式設計遷移流程由 Cadence 和臺積電共同開發(fā),旨在實現(xiàn)定制和模擬 IC 設計在臺積電工藝技術之間的自動遷移。與人工遷移相比,已使用該流程的客戶成功地將遷移時間縮短了 2.5 倍。

Virtuoso Design Platform 可自動將原理圖單元、參數(shù)、引腳和連線從一個臺積電工藝節(jié)點遷移到另一個工藝節(jié)點。之后,Virtuoso ADE Product Suite仿真和電路優(yōu)化環(huán)境對新原理圖進行調(diào)整和優(yōu)化,確保設計達到所有要求的規(guī)格和測量結果。

得益于采用模板的 Virtuoso Layout Suite 生成式設計技術、Virtuoso Design Platform 的臺積電模擬映射和布線技術,Cadence 和臺積電的客戶可以自動識別和提取現(xiàn)有版圖中的器件組,并將其應用于新版圖中的相似組。

“隨著應用需求的增長,許多客戶希望將傳統(tǒng)的集成電路設計遷移到我們更先進的節(jié)點,例如 N3E 和 N2,以充分利用臺積電最新技術的更高性能和更低功耗,”臺積電設計基礎設施管理部負責人 Dan Kochpatcharin表示,“我們與 Cadence 持續(xù)合作,對 PDK 和方法進行改進,簡化和加快了設計遷移過程,最終縮短上市時間?!?/p>

“通過與臺積電的最新合作,雙方的共同客戶可以受益于我們的先進技術,使定制/模擬設計遷移變得更簡單、更省時,”Cadence 公司高級副總裁兼定制 IC、IC 封裝、PCB 和系統(tǒng)分析事業(yè)部總經(jīng)理 Tom Beckley說道,“Virtuoso Design Platform 的節(jié)點到節(jié)點生成式設計遷移技術可以將復雜的集成電路設計在節(jié)點之間的遷移用時縮短數(shù)周,這在競爭激烈的芯片設計市場中至關重要?!?/p>

Cadence Virtuoso Design Platform 支持 Cadence 智能系統(tǒng)設計(Intelligent System Design)戰(zhàn)略,助力實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設計。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5780

    瀏覽量

    173743
  • IC設計
    +關注

    關注

    38

    文章

    1365

    瀏覽量

    107506
  • Cadence
    +關注

    關注

    67

    文章

    995

    瀏覽量

    145781

原文標題:Cadence 定制設計遷移流程加快臺積電 N3E 和 N2 工藝技術的采用速度

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence AI芯片與3D-IC設計流程支持公司N2和A16工藝技術

    上市周期,以滿足 AI 和 HPC 客戶的應用需求。Cadence公司在 AI 驅(qū)動的 EDA、3D-IC、IP 及光子學等領域展開了緊密合作,推出全球領先的半導體產(chǎn)品。
    的頭像 發(fā)表于 10-13 13:37 ?1559次閱讀

    看點:2納米N2制程吸引超15家客戶 英偉達擬向OpenAI投資1000億美元

    。 不單是蘋果、聯(lián)發(fā)科、高通的手機芯片將會采用2nm制程,AMD、博通及谷歌、亞馬遜等客戶都在加大
    的頭像 發(fā)表于 09-23 16:47 ?479次閱讀

    新思科技攜手是德科技推出AI驅(qū)動的射頻設計遷移流程

    新思科技與是德科技宣布聯(lián)合推出人工智能(AI)驅(qū)動的射頻設計遷移流程,旨在加速從公司N6RF+向N
    的頭像 發(fā)表于 06-27 17:36 ?1036次閱讀

    Cadence攜手公司,推出經(jīng)過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    :CDNS)近日宣布進一步深化與公司的長期合作,利用經(jīng)過認證的設計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術協(xié)作,加速 3D-IC 和先進節(jié)
    的頭像 發(fā)表于 05-23 16:40 ?1525次閱讀

    西門子與合作推動半導體設計與集成創(chuàng)新 包括N3P N3C A14技術

    西門子和在現(xiàn)有 N3P 設計解決方案的基礎上,進一步推進針對臺
    發(fā)表于 05-07 11:37 ?827次閱讀

    AMD實現(xiàn)首個基于N2制程的硅片里程碑

    基于先進2nm(N2)制程技術的高性能計算產(chǎn)品。這彰顯了AMD與
    的頭像 發(fā)表于 05-06 14:46 ?406次閱讀
    AMD實現(xiàn)首個基于<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N2</b>制程的硅片里程碑

    英特爾18A與N2工藝各有千秋

    TechInsights分析,N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標準單元的晶體管密度高達313MTr/mm2,遠超英特
    的頭像 發(fā)表于 02-17 13:52 ?846次閱讀

    蘋果M5芯片量產(chǎn),采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現(xiàn)了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5芯片的設備將能夠提供更強大的處理能力,同時擁有更出色的
    的頭像 發(fā)表于 02-06 14:17 ?1096次閱讀

    2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    。然而,最新的供應鏈消息卻透露了一個不同的方向。據(jù)悉,A19系列芯片將采用的第三代3nm工藝
    的頭像 發(fā)表于 12-26 11:22 ?930次閱讀

    2納米制程技術細節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭曉了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-19 10:28 ?1036次閱讀

    2nm制成細節(jié)公布:性能提升15%,功耗降低35%

    12月17日消息,在于舊金山舉行的 IEEE 國際電子器件會議 (IEDM) 上,全球晶圓代工巨頭公布了其備受矚目的2納米(N2)制程
    的頭像 發(fā)表于 12-18 16:15 ?1016次閱讀

    2納米制程技術細節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業(yè)揭示了其備受期待的2納米(N2)制程
    的頭像 發(fā)表于 12-18 10:35 ?1027次閱讀

    分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢主要得益于的全柵極(Gate-All-Around, GAA)納米片晶體管、
    的頭像 發(fā)表于 12-16 09:57 ?1633次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細節(jié):功耗降低 35% 或性能提升15%!

    N2安變頻器的應用及參數(shù)設置

    詳細介紹N2安變頻器的應用及參數(shù)設置
    發(fā)表于 11-16 13:44 ?0次下載

    谷歌Tensor G系列芯片代工轉向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并采用
    的頭像 發(fā)表于 10-24 09:58 ?1084次閱讀