TRF3761 是高性能、高度集成的頻率合成器系列, 針對高性能應(yīng)用進(jìn)行了優(yōu)化。該TRF3761包括一個低噪聲、電壓控制的 振蕩器 (VCO) 和整數(shù) N PLL。
TRF3761集成了分頻 1、2 或 4 選項,以實現(xiàn)更靈活的輸出頻率 范圍。它通過 3 線串行編程接口 (SPI) 接口進(jìn)行控制。對于電源 敏感應(yīng)用TRF3761可以通過 SPI 接口或通過外部 chip_en引腳 2。
*附件:trf3761-a.pdf
特性
- 完全集成的VCO
- 低相位噪聲:–137dBc/Hz(在600kHz時,f
VCO
1.9GHz) - 低本底噪聲:10MHz失調(diào)時為–158dBc/Hz
- 整數(shù)-N PLL
- 輸入?yún)⒖碱l率范圍:10MHz至
104MHz - VCO 頻率除以 2-4 輸出
- 輸出緩沖器使能引腳
- 可編程電荷泵電流
- 硬件和軟件斷電
- 3線串行接口
- 單電源:4.5V至5.25V工作電壓
參數(shù)
方框圖
1. 產(chǎn)品概述?
TRF3761是德州儀器(TI)推出的高性能頻率合成器系列,包含TRF3761-A至TRF3761-K共11種型號,均采用40引腳VQFN封裝(6mm×6mm)。核心特性包括:
- ?集成VCO?:支持1.49GHz至2.29GHz頻率范圍(具體頻段因型號而異)
- ?低相位噪聲?:典型值-137dBc/Hz @600kHz偏移(1.9GHz VCO頻率)
- ?整數(shù)N分頻PLL?:支持10MHz至104MHz參考輸入頻率
- ?可編程輸出分頻?:支持÷1/÷2/÷4輸出模式
- ?3線SPI接口?:支持寄存器編程控制
?2. 關(guān)鍵參數(shù)?
- ?電源電壓?:4.5V至5.25V單電源供電
- ?相位噪聲性能?:典型值-158dBc/Hz @10MHz偏移
- ?輸出功率?:單端0dBm,差分3dBm(典型值)
- ?工作溫度?:-40°C至+85°C
?3. 應(yīng)用領(lǐng)域?
?4. 功能模塊?
- ?VCO核心?:LC諧振腔設(shè)計,各型號優(yōu)化不同頻段
- ?分頻鏈?:支持÷1/÷2/÷4可編程輸出
- ?N分頻器?:包含雙模預(yù)分頻器(8/9至64/65)、6位A計數(shù)器(0-63)、13位B計數(shù)器(3-8191)
- ?參考分頻器?:14位RDiv(1-16383分頻比)
- ?電荷泵?:可編程電流(1.4mA至11.2mA)
?5. 寄存器配置?
- ?寄存器1?:控制電荷泵電流、輸出分頻模式、反沖脈沖寬度等
- ?寄存器2?:設(shè)置VCO校準(zhǔn)頻率和參考時鐘
- ?寄存器3?:配置A/B計數(shù)器及鎖相控制
?6. 典型應(yīng)用設(shè)計?
-
振蕩器
+關(guān)注
關(guān)注
28文章
4105瀏覽量
142040 -
頻率合成器
+關(guān)注
關(guān)注
5文章
305瀏覽量
33311 -
pll
+關(guān)注
關(guān)注
6文章
967瀏覽量
137326 -
編程接口
+關(guān)注
關(guān)注
1文章
40瀏覽量
8225
發(fā)布評論請先 登錄
鎖相環(huán)知識
鎖相環(huán)常見問題解答
鎖相環(huán)常見問題解答
PVA0865AF-LF鎖相環(huán)
基于adf4351鎖相環(huán)相關(guān)硬件的設(shè)計資料分享
LabVIEW鎖相環(huán)(PLL)
鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思
pll鎖相環(huán)倍頻的原理
pll鎖相環(huán)的作用 pll鎖相環(huán)的三種配置模式
鎖相環(huán)(PLL)基本原理 當(dāng)鎖相環(huán)無法鎖定時該怎么處理的呢?
鎖相環(huán)PLL的工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域
?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩器(VCO)技術(shù)手冊總結(jié)

?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩器(VCO)技術(shù)文檔摘要

TRF3761-F 低噪聲整數(shù)N PLL頻率合成器技術(shù)手冊

?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩器(VCO)技術(shù)文檔總結(jié)

評論