18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

XILINX開發(fā)者社區(qū) ? 來源:XILINX開發(fā)者社區(qū) ? 2025-10-21 08:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文作者:AMD 工程師 Sandy Macnamara

本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。

Versal XPHY 具有一項稱為“內(nèi)置自校準(zhǔn)”的功能,如需了解詳細信息,請參閱 AM010 文檔。BISC 的基本原理與 AMD UltraScale FPGA 和 UltraScale+ FPGA 相同。

BISC 基礎(chǔ)

BISC 進程分三個步驟:對齊、延遲校準(zhǔn)以及電壓和溫度補償。

值得一提的是,XPHY 是按存儲器接口作為主要用例來設(shè)計,在存儲器接口外部工作時,需要注意其影響。在存儲器應(yīng)用中,源同步系統(tǒng)應(yīng)在發(fā)送的選通 (DQS) 中包含多組數(shù)據(jù) (DQ),每個 Bank(通常是每個半字節(jié))至少一個選通。在存儲器中有單獨的系統(tǒng)時鐘,用于對 PLL 進行時鐘控制。存儲器接口對 PCB 具有規(guī)定性要求,其中詳細明確了 DQ 到 DQS 之間的偏差約束 (+/- 5 ps)。BISC 的第一項對齊功能是在 XPHY 捕獲觸發(fā)器處將 RX 選通與數(shù)據(jù)對齊,然后對延遲線進行校準(zhǔn)。然后再確保在電壓溫度 (VT) 變化下仍維持對齊狀態(tài)。

在存儲器外,也執(zhí)行相同的步驟。

在對齊步驟中,BISC 將通過 RX 數(shù)據(jù)路徑發(fā)送其數(shù)據(jù)(這意味著在 BISC 期間不要求發(fā)送數(shù)據(jù)),并計算出以下兩條路徑之間的內(nèi)部片上偏差:

其一是從 IOB 到第一個捕獲觸發(fā)器數(shù)據(jù)的數(shù)據(jù)路徑,其二是從其 IOB 到第一個捕獲觸發(fā)器的時鐘端口之間的選通路徑。BISC 將發(fā)送其已知的重復(fù)模式,因此可以找到數(shù)據(jù)的邊沿。它將選擇對齊延遲以便移動數(shù)據(jù),以補償選通路徑。當(dāng) DELAY_VALUE = 0 時,在 CNTVALUEOUT 上即可獲悉輸入上對齊延遲所需的抽頭數(shù)。 BISC 將不會更新對齊延遲。如果 BISC 復(fù)位并重新運行對齊步驟,那么將重新計算對齊延遲。

BISC 無法補償任何 PCB 偏差或外部偏差,它在 BISC 期間僅使用內(nèi)部路徑,因此只能補償內(nèi)部路徑。

延遲校準(zhǔn)將根據(jù) Wizard 中的 DELAY_VALUE 或者 DELAY_VALUE_x 屬性所選的延遲來計算所需的抽頭數(shù)。它還將為 QTR 延遲校準(zhǔn) 90° 移位。它將基于給定的工藝、電壓和溫度條件來執(zhí)行校準(zhǔn)。

創(chuàng)建 Wizard 時,您會選擇“Interface Speed”(接口速度)。對于“Source Synchronous”(源同步)應(yīng)用,若接口速度為 1000 Mb/s,那么將需要 1000 MHz REF_CLK,其時鐘源由 XPLL CLKOUTPHY 提供。

如果請求的 DELAY_VALUE 為 100 ps,那么 BISC 根據(jù)已知請求的 DELAY_VALUE 比率為 100 ps,且比特周期為 1 ns,即可計算得出比率為 1:10。請求初始 DELAY_VALUE 時,該比率值是器件燒錄的一部分。對于每個 XPHY NIBBLESLICE 或 RXTX_BITSLICE,延遲校準(zhǔn)會計算所請求的比率所需的抽頭數(shù)(即,變速比)。

該步驟完成后的 CNTVALUEOUT 即為總延遲,計算方式為 Align_Delay + DELAY_VALUE。

它將微調(diào) QTR 延遲,這樣當(dāng)數(shù)據(jù)采用邊沿對齊時,它即可為選通選擇 QTR 延遲,以確保將其移入數(shù)據(jù)眼的中心。

完成該步驟時,DLY_RDY 將拉高有效。

最后一步是電壓和溫度 (VT) 補償,該步驟基于電壓和溫度來自動更新延遲線,在不中斷正常運行的前提下將漂移也一并納入考量。復(fù)位序列要求 BSC 的 EN_VTC 保持低位,直至 DLY_RDY 斷言有效為止,然后將 BSC 的 EN_VTC 拉高,隨后 PHY_RDY 就會拉高有效。

BISC 注意事項

在存儲器域之外,可擁有更寬的總線,并且時鐘與數(shù)據(jù)之間無需再設(shè)置嚴格的偏差要求。Advanced IO Wizard 包含“IO Timing”(I/O 時序)選項卡,可幫助計算接口裕度。

XPHY 的 RX 源同步模式要求選通(又名為捕獲時鐘)與數(shù)據(jù)對齊,當(dāng)選通和數(shù)據(jù)進入器件時,邊沿對齊或者中心對齊均可。 選通可用于捕獲整個 bank 的數(shù)據(jù)(Versal 的 9 個 XPHY)。這其中會使用 AM010 中提及的字節(jié)間時鐘設(shè)置。

注釋:使用字節(jié)間時鐘設(shè)置時,Align_Delay 會更長,即,所需抽頭數(shù)比選通停留在半字節(jié)內(nèi)時更多。選通無法跨 Bank,您無法從某一個 Bank 內(nèi)的選通布線到另一個 Bank。這意味著每個 Bank 都要有選通/捕獲時鐘。

注釋:XPHY 使用的 PLL 的輸入時鐘可以跨多個 Bank 共享。

在 Advanced IO Wizard (AVIO) 中選擇源同步應(yīng)用時,針對時鐘到選通關(guān)系需選擇“Edge”(邊沿)或“Center”(中心),如前文所述,針對邊沿對齊,將向選通添加 QTR 延遲。在某些接口中,會隨幀時鐘、字時鐘或其他并行速率時鐘發(fā)送數(shù)據(jù),這表示會隨數(shù)據(jù)發(fā)送一個時鐘,但該時鐘不可用作為捕獲時鐘(它需要時鐘管理器來進行倍率處理)。這些接口在 Wizard 中無法實現(xiàn)為 RX 源同步,這要求隨數(shù)據(jù)一并發(fā)送選通/捕獲時鐘。

異步模式下的 BISC

Advanced IO (ADVIO) Wizard 和 HSSIO Wizard 可在異步模式下運行,在“Asynchronous”(異步)中另有多種選項可供選擇。在異步模式中,并不會隨選通一起完成 RX 數(shù)據(jù)的捕獲,PLL CLKOUTPHY 用于對捕獲觸發(fā)器進行時鐘設(shè)置,并且必須存在用于對齊時鐘與數(shù)據(jù)的機制。異步可以是真異步,因為用于捕獲數(shù)據(jù)的時鐘與發(fā)送數(shù)據(jù)的時鐘無關(guān)(但存在影響 CDR 適用范圍的 PMM 限制)?;蛘?,可能存在相關(guān)時鐘相位未知的情況。這意味著捕獲時鐘與啟動時鐘同源(不存在 PPM 差),但 RX 處的相位并非固定或已知關(guān)系。 如果您的設(shè)置是將并行速率時鐘與數(shù)據(jù)一起發(fā)送,那么并行速率時鐘可用于 PLL 輸入時鐘,而啟動時鐘和捕獲時鐘則使用相同的時鐘源,但將其視作為異步接口。

開發(fā)者分享|AMD UltraScale/UltraScale+ FPGA:異步模式的適用時機及其使用方式文中, 提供了源同步與異步的對比。同樣的規(guī)則也適用于 Versal。

在 ADVIO Wizard 中首次選中異步時,Wizard 默認會包含時鐘數(shù)據(jù)恢復(fù) (CDR),這表示假定啟動時鐘與捕獲時鐘之間無關(guān)系。

但有額外選項可用。您可以選擇 Zero PPM CDR,已知針對啟動時鐘和捕獲時鐘使用相同時鐘,那么您可使用此 CDR 來對齊時鐘和數(shù)據(jù)。

如果您想要直接訪問端口以實現(xiàn)自己的校準(zhǔn)/對齊電路,則另有一個選項可供選擇用于公開 DELAY 端口:“Enable Custom CDR”(啟用定制 CDR)。如果您有現(xiàn)有時鐘到數(shù)據(jù)對齊電路,那么這個選項也很適合您。

BISC 仍在異步模式下運行,但它將不會執(zhí)行對齊步驟(選通并非來自 I/O,因此該步驟對于異步無意義)。延遲校準(zhǔn)步驟仍會運行,完成該步驟后,DLY_RDY 將拉高有效。在異步模式下,CDR 將處理延遲線的更新,因此 BISC 不應(yīng)自動更新延遲。因此,在異步模式下,EN_VTC 保持低電平,PHY_RDY/VTC_RDY 不會拉高有效。VT 補償并非由 BISC 執(zhí)行,需由 CDR 處理。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5626

    瀏覽量

    138602
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7695

    瀏覽量

    170236
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9293

    瀏覽量

    155586
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4481

    瀏覽量

    226625
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    172

    瀏覽量

    8304

原文標(biāo)題:開發(fā)者分享|內(nèi)置自校準(zhǔn) (BISC) 在異步模式下的工作原理及功能

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例

    在任意設(shè)計流程中,仿真都是不可或缺的關(guān)鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進行確認。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應(yīng)
    的頭像 發(fā)表于 08-06 17:21 ?1364次閱讀
    在<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>上使用QEMU+協(xié)同仿真示例

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之準(zhǔn)備工作(1)

    AMD Versal AI Edge 自適應(yīng)計算加速平臺之準(zhǔn)備工作,包含軟件環(huán)境、硬件環(huán)境。
    的頭像 發(fā)表于 03-07 15:49 ?1464次閱讀
    【ALINX 技術(shù)分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應(yīng)</b>計算加速平臺之準(zhǔn)備<b class='flag-5'>工作</b>(1)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之 Versal 介紹(2)

    【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計算加速平臺之 Versal 介紹,以及Versal 芯片開發(fā)流程的簡介
    的頭像 發(fā)表于 03-07 16:03 ?2288次閱讀
    【ALINX 技術(shù)分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應(yīng)</b>計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    Versal 自適應(yīng)SoC設(shè)計指南

    電子發(fā)燒友網(wǎng)站提供《Versal 自適應(yīng)SoC設(shè)計指南.pdf》資料免費下載
    發(fā)表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>設(shè)計指南

    Versal自適應(yīng)SoC硬件、IP和平臺開發(fā)方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC硬件、IP和平臺開發(fā)方法指南.pdf》資料免費下載
    發(fā)表于 01-03 10:49 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>硬件、IP和平臺開發(fā)方法指南

    Versal自適應(yīng)SoC系統(tǒng)集成和 確認方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC系統(tǒng)集成和 確認方法指南.pdf》資料免費下載
    發(fā)表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>系統(tǒng)集成和 確認方法指南

    AMD率先推出符合DisplayPort? 2.1 8K視頻標(biāo)準(zhǔn)的FPGA和自適應(yīng)SoC

    AMD UltraScale+ FPGA 和 AMD Versal 自適應(yīng) SoC 產(chǎn)品系列已率先成為業(yè)界符合 VESA DisplayPo
    的頭像 發(fā)表于 01-24 09:18 ?981次閱讀

    AMD發(fā)布第二代Versal自適應(yīng)SoC,AI嵌入式領(lǐng)域再提速

    AMD表示,第二代Versal系列自適應(yīng)SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現(xiàn)最多3倍
    的頭像 發(fā)表于 04-11 16:07 ?1430次閱讀

    第二代AMD Versal Prime系列自適應(yīng)SoC的亮點

    第二代 Versal Prime 系列自適應(yīng) SoC 是備受期待的 Zynq UltraScale+ MPSoC 產(chǎn)品線的繼任產(chǎn)品,該產(chǎn)品線已廣泛應(yīng)用于廣播與專業(yè)音視頻行業(yè)的設(shè)備中。第二代
    的頭像 發(fā)表于 09-14 15:32 ?1238次閱讀
    第二代<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>的亮點

    AMD Versal自適應(yīng)SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    本文將從硬件設(shè)計和驅(qū)動使用兩個方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應(yīng) SoC 的 Tandem 設(shè)計和啟動流程。
    的頭像 發(fā)表于 09-18 10:07 ?2206次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b> CPM5 QDMA的Tandem PCIe啟動流程介紹

    AMD Versal自適應(yīng)SoC DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal 自適應(yīng) SoC 器件上 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設(shè)置,在 IP wizard 中使能了“Internal Responder
    的頭像 發(fā)表于 01-10 13:33 ?1242次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b> DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(上)

    在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應(yīng) So
    的頭像 發(fā)表于 01-17 10:09 ?1049次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(上)

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應(yīng) So
    的頭像 發(fā)表于 01-23 09:33 ?1126次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應(yīng)</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(下)

    第二代AMD Versal Premium系列SoC滿足各種CXL應(yīng)用需求

    第二代 AMD Versal Premium 系列自適應(yīng) SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應(yīng)
    的頭像 發(fā)表于 04-24 14:52 ?789次閱讀
    第二代<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> Premium系列<b class='flag-5'>SoC</b>滿足各種CXL應(yīng)用需求

    利用AMD VERSAL自適應(yīng)SoC的設(shè)計基線策略

    您是否準(zhǔn)備將設(shè)計遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計基線是一種行之有效的時序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL 設(shè)計奠定堅實的基礎(chǔ)。跳過這些步驟
    的頭像 發(fā)表于 06-04 11:40 ?480次閱讀