18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Quartus.II調(diào)用ModelSim仿真實例

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2019-03-07 15:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Quartus.II調(diào)用ModelSim仿真實例

1、建立工程如下

Quartus.II調(diào)用ModelSim仿真實例

2.如果是第一次使用modelsim,需要建立Quartus ii12.0和modelsim的鏈接。Quartus II12.0-》Tools-》option-》EDA Tool options再選擇自己的軟件和對應(yīng)的安裝文件夾,如下

Quartus.II調(diào)用ModelSim仿真實例

3.建立測試文件(testbench)可以自己寫,也可以用quartus II自己生成(生成的只是模版,功能需要自己添加),注:testbench的輸出為要測試文件的輸入,即測試文件是為要測試文件產(chǎn)生信號用的,因此testbench的input為reg變量,輸出為wire變量,具體操縱如下

Quartus.II調(diào)用ModelSim仿真實例

4.打開測試文本,添加測試的信號功能(注:上步生成的文件后綴為.vt,在所建工程下的simulationmodelsim下面)。

Quartus.II調(diào)用ModelSim仿真實例

5.添加信號功能如下。

6.復(fù)制測試文件模塊名(供下步添加testbench name用)添加測試文件。assignment-》setting-》

Quartus.II調(diào)用ModelSim仿真實例

7、開始仿真Tools-》run-》simulation tool

Quartus.II調(diào)用ModelSim仿真實例

8.結(jié)果(若沒有自動運行,需按simulation和add wave)

程序

//and3 dataflow

module and3_df(x1,x2,x3,z1);

input x1,x2,x3;

output z1;

wire x1,x2,x3;

wire z1;

assign z1= x1 & x2 & x3;

endmodule

test bench

`timescale 1 ns/ 1 ps

module and3_df_vlg_tst();

// constants

// general purpose registers

//========================

reg x1;//inputs are reg for test bench

reg x2;

reg x3;

// wires

wire z1;//outputs are wire for test bench

//============================

// assign statements (if any)

and3_df i1 (

// port map - connection between master ports and signals/registers

.x1(x1),

.x2(x2),

.x3(x3),

.z1(z1)

);

initial

begin :APPlicable

// code that executes only once

// insert code here --》 begin

//=============================================

reg [3:0] invect; //test invect

for(invect =0;invect《8;invect=invect+1)

begin

{x1,x2,x3} = invect [3:0];

#10 $display (“x1 x2 x3 = %b ,z1 = %b”,

{x1,x2,x3},z1);

end

//==============================================

// --》 end

end

endmodule

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • quartus
    +關(guān)注

    關(guān)注

    17

    文章

    174

    瀏覽量

    76016
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Quartus Prime Pro 25.1版本的安裝和使用

    如果用戶開發(fā)板是基于Agilex 3、Agilex 5等高階器件,則需要安裝高版本的Quartus軟件比如Quartus Prime Pro 25.1版本,這個版本在安裝包和license獲取(免費)等方面跟以往的Quartus
    的頭像 發(fā)表于 10-07 13:06 ?1625次閱讀
    <b class='flag-5'>Quartus</b> Prime Pro 25.1版本的安裝和使用

    vivado仿真時GSR信號的影響

    利用vivado進行設(shè)計xilinx FPGA時,寫完設(shè)計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?866次閱讀
    vivado<b class='flag-5'>仿真</b>時GSR信號的影響

    Quartus工具使用指南

    電子發(fā)燒友網(wǎng)站提供《Quartus工具使用指南.pdf》資料免費下載
    發(fā)表于 07-15 16:34 ?1次下載

    群延遲的基本概念和仿真實例分析

    在高速數(shù)字通信和射頻系統(tǒng)中,信號從發(fā)送端到接收端的傳輸過程中會遇到各種失真和畸變。群延遲(Group Delay)作為描述系統(tǒng)相位線性度的重要參數(shù),直接影響著信號保真度和系統(tǒng)性能。本文將深入淺出地介紹群延遲的基本概念、應(yīng)用場景,并通過仿真示例展示其在實際工程中的重要性。
    的頭像 發(fā)表于 07-08 15:14 ?777次閱讀
    群延遲的基本概念和<b class='flag-5'>仿真實例</b>分析

    物聯(lián)網(wǎng)仿真實訓教學平臺:以網(wǎng)關(guān)為核,重塑教育新范式

    物聯(lián)網(wǎng)仿真實訓教學平臺應(yīng)運而生,通過虛擬仿真技術(shù)構(gòu)建真實場景,結(jié)合網(wǎng)關(guān)的核心功能,為教育行業(yè)開辟了一條高效、安全、靈活的實踐之路。
    的頭像 發(fā)表于 07-04 09:21 ?386次閱讀

    Quartus II原理圖輸入法教程

    電子發(fā)燒友網(wǎng)站提供《Quartus II原理圖輸入法教程.ppt》資料免費下載
    發(fā)表于 06-18 17:58 ?0次下載

    虛擬仿真實訓室建設(shè)解決方案最新解析

    隨著社會經(jīng)濟和科技的發(fā)展,虛擬仿真實訓技術(shù)應(yīng)運而生,它通過整合先進的VR、AR、MR以及高性能PC等設(shè)備,結(jié)合對應(yīng)的虛擬實訓課程軟件,構(gòu)建高度擬真的實訓環(huán)境,讓學員在沉浸式的環(huán)境中進行專業(yè)知識的學習
    的頭像 發(fā)表于 05-28 15:54 ?654次閱讀
    虛擬<b class='flag-5'>仿真實</b>訓室建設(shè)解決方案最新解析

    MATLAB電機仿真精華50例【干貨】

    全書共分五個部分:1、磁路與變壓器講解磁化曲線、磁滯回線繪制、磁路電流畸變分析,變壓器空載運行、負載運行、空載合閘、突然短路、穩(wěn)態(tài)計算等的仿真實例。2、直流電機講解直流發(fā)電機的自激、空載特性、外特性
    發(fā)表于 04-01 16:23

    數(shù)?;旌想娐?b class='flag-5'>仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《數(shù)?;旌想娐?b class='flag-5'>仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 15:32 ?0次下載
    數(shù)模混合電路<b class='flag-5'>仿真實</b>現(xiàn)

    模擬電路仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《模擬電路仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 15:21 ?5次下載
    模擬電路<b class='flag-5'>仿真實</b>現(xiàn)

    電子線路板及仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《電子線路板及仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 14:46 ?1次下載
    電子線路板及<b class='flag-5'>仿真實</b>現(xiàn)

    模擬行為仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《模擬行為仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 09:24 ?0次下載
    模擬行為<b class='flag-5'>仿真實</b>現(xiàn)

    數(shù)字電路仿真實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《數(shù)字電路仿真實現(xiàn).pdf》資料免費下載
    發(fā)表于 01-21 09:24 ?2次下載
    數(shù)字電路<b class='flag-5'>仿真實</b>現(xiàn)

    Multisim的上百個仿真實例資料合集

    Multisim的上百個仿真實例資料合集
    發(fā)表于 01-14 14:50 ?38次下載

    使用modelsim時的問題分析

    仿真對于FPGA設(shè)計來說至關(guān)重要,我們經(jīng)常使用modelsim來進行功能仿真或者時序仿真,這樣就需要將modelsim和設(shè)計軟件(
    的頭像 發(fā)表于 10-24 18:15 ?2207次閱讀
    使用<b class='flag-5'>modelsim</b>時的問題分析