18video性欧美19sex,欧美高清videosddfsexhd,性少妇videosexfreexxx片中国,激情五月激情综合五月看花,亚洲人成网77777色在线播放

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)25: NVMe 子系統(tǒng)模型設(shè)計(jì)

xianuser2012 ? 來(lái)源:xianuser2012 ? 作者:xianuser2012 ? 2025-09-14 11:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

NVMe 子系統(tǒng)模型是用來(lái)模擬 NVMe 子系統(tǒng)的功能仿真模型。 在當(dāng)前的技術(shù)背景下, 單一的存儲(chǔ)設(shè)備難以滿足巨大的存儲(chǔ)容量和速度需求, 因此很多存儲(chǔ)系統(tǒng)都采用 PCIe 交換機(jī)來(lái)拓展鏈路, 或通過(guò) RAID 技術(shù)來(lái)提升存儲(chǔ)性能, 這些都使 PCIe 鏈路拓?fù)浣Y(jié)構(gòu)變得更加復(fù)雜。 此外基于 PCIe 的 NVMe 協(xié)議在執(zhí)行過(guò)程中需要通過(guò) PCIe鏈路與主機(jī)控制器完成大量的指令和數(shù)據(jù)交互, 這使得如何在仿真環(huán)境下模擬復(fù)雜拓?fù)滏溌分械?NVMe 存儲(chǔ)設(shè)備功能成為急需解決的關(guān)鍵問(wèn)題。 因此本IP提出 NVMe子系統(tǒng)模型的設(shè)計(jì)理念, 并將其整合到驗(yàn)證平臺(tái)中, 使 NoP 邏輯加速引擎能夠在較復(fù)雜存儲(chǔ)子系統(tǒng)中做系統(tǒng)性的功能驗(yàn)證, 同時(shí)降低了設(shè)計(jì)與驗(yàn)證的迭代成本。

NVMe 子系統(tǒng)模型由模塊化的關(guān)鍵組件構(gòu)成, 主要包含驅(qū)動(dòng)器、 橋設(shè)備模型、NVMe 設(shè)備模型。 不帶交換設(shè)備的最小 NVMe 子系統(tǒng)模型如圖 1 所示。 帶有交換設(shè)備的最小 NVMe 子系統(tǒng)模型如圖 2 所示。在構(gòu)建測(cè)試平臺(tái)的過(guò)程中, 可以根據(jù)需求在最小存儲(chǔ)子系統(tǒng)模型的基礎(chǔ)上添加組件來(lái)構(gòu)建合適的 PCIe 鏈路拓?fù)浣Y(jié)構(gòu)。

wKgZPGjFJAmAfbjkAABSka2nqhw397.png

圖1 最小 NVMe 子系統(tǒng)模型

wKgZPGjFJB6ACVnjAADIg9iywNw902.png

圖2 最小 NVMe 子系統(tǒng)模型

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1406

    瀏覽量

    87117
  • 模型
    +關(guān)注

    關(guān)注

    1

    文章

    3616

    瀏覽量

    51493
  • 存儲(chǔ)設(shè)備
    +關(guān)注

    關(guān)注

    0

    文章

    170

    瀏覽量

    19563
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    283

    瀏覽量

    23611
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)七:系統(tǒng)初始化

    直接采用PCIe實(shí)現(xiàn)NVMe功能,它的系統(tǒng)初始化流程主要分為鏈路訓(xùn)練、PCIe 初始化和 NVMe 初始化, 分別實(shí)現(xiàn) PCIe鏈路連接、 PCIe 設(shè)備枚舉配置和 NVMe 設(shè)備配置
    發(fā)表于 07-04 09:14

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)十:NVMe初始化狀態(tài)機(jī)設(shè)計(jì)

    在完成PCIe配置初始化后,PCIe總線域的地址空間都分配完畢,可以執(zhí)行傳出存儲(chǔ)讀寫TLP,系統(tǒng)初始化進(jìn)入NVMe配置初始化。NVMe配置初始化主要完成NVMe設(shè)備BAR空間的
    發(fā)表于 07-05 22:03

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    數(shù)據(jù)總線;NVMe 子系統(tǒng)模型NVMe Subsystem Model)是自主設(shè)計(jì)的用于模擬 PCIe 鏈路設(shè)備和 NVMe 設(shè)備的功能
    發(fā)表于 07-31 16:39

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)14: PCIe應(yīng)答模塊設(shè)計(jì)

    應(yīng)答模塊的具體任務(wù)是接收來(lái)自PCIe鏈路上的設(shè)備的TLP請(qǐng)求,并響應(yīng)請(qǐng)求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲(chǔ)器讀請(qǐng)求TLP和存儲(chǔ)器寫請(qǐng)求TLP,應(yīng)答模塊也分別針對(duì)兩種
    發(fā)表于 08-04 16:44

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)17:PCIe加速模塊設(shè)計(jì)

    PCIe加速模塊負(fù)責(zé)實(shí)現(xiàn)PCIe傳輸層任務(wù)的處理,同時(shí)與NVMe層進(jìn)行任務(wù)交互。如圖1所示,PCIe加速模塊按照請(qǐng)求發(fā)起方分為請(qǐng)求模塊和應(yīng)答模塊。請(qǐng)求模塊負(fù)責(zé)將內(nèi)部請(qǐng)求事務(wù)轉(zhuǎn)化為配置管理接口信號(hào)或
    發(fā)表于 08-07 18:57

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)20: PCIe應(yīng)答模塊設(shè)計(jì)

    應(yīng)答模塊的具體任務(wù)是接收來(lái)自PCIe鏈路上的設(shè)備的TLP請(qǐng)求,并響應(yīng)請(qǐng)求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲(chǔ)器讀請(qǐng)求TLP和存儲(chǔ)器寫請(qǐng)求TLP,應(yīng)答模塊也分別針對(duì)兩種
    發(fā)表于 08-12 16:04

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    數(shù)據(jù)總線;NVMe 子系統(tǒng)模型NVMe Subsystem Model)是自主設(shè)計(jì)的用于模擬 PCIe 鏈路設(shè)備和 NVMe 設(shè)備的功能
    發(fā)表于 08-26 09:49

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)24: UVM 驗(yàn)證包設(shè)計(jì)

    是一個(gè) cfg_mgmt 接口, 四個(gè)axis 接口, 這些接口信號(hào)均可轉(zhuǎn)換為 PCIe TLP 事務(wù)。 這些接口與 NVMe 子系統(tǒng)模型對(duì)接, 因此 tlp_agent 中只包含一個(gè) monitor
    發(fā)表于 08-29 14:33

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)27: 橋設(shè)備模型設(shè)計(jì)

    橋設(shè)備模型模擬虛擬 PCI 橋設(shè)備的配置空間和路由功能。 橋設(shè)備是拓展 PCIe 鏈路的關(guān)鍵設(shè)備, 在 NVMe 子系統(tǒng)模型中, 橋設(shè)備模型
    發(fā)表于 09-18 09:11

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)30: NVMe 設(shè)備模型設(shè)計(jì)

    NVMe 設(shè)備模型一方面模擬 PCIe EP 設(shè)備功能, 另一方面模擬 NVMe 行為功能,實(shí)現(xiàn) NVMe 協(xié)議事務(wù)的處理。 PCIe EP 設(shè)備具有 TYPE0 類型的配置空間, 要
    發(fā)表于 09-29 09:31

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)33:初始化功能驗(yàn)證與分析

    都通過(guò) NVMe 子系統(tǒng)模型來(lái)實(shí)現(xiàn), 因此對(duì)初始化功能的測(cè)試用例的實(shí)現(xiàn)比較簡(jiǎn)單, 只需要配置初始化控制寄存器來(lái)控制初始化進(jìn)程, 要實(shí)現(xiàn)不同應(yīng)用場(chǎng)景的模擬則需要通過(guò)構(gòu)建不同拓?fù)浣Y(jié)構(gòu)的 NVMe
    發(fā)表于 10-08 08:02

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)35:初始化功能驗(yàn)證與分析3

    , primary_bus_number寄存器值為 0, 與最小存儲(chǔ)子系統(tǒng)模型拓?fù)浣Y(jié)構(gòu)一致。 20h 寄存器值為 32’h0010B000,24h、 2Ch 寄存器值為 0, 表示下游地址域?yàn)?/div>
    發(fā)表于 10-10 18:21

    NVMe IP over PCIe 4.0:擺脫XDMA,實(shí)現(xiàn)超高速!

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結(jié)合PCIe,通過(guò)高速傳輸機(jī)制開發(fā)。同時(shí)利用UVM驗(yàn)證平臺(tái)驗(yàn)證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?716次閱讀
    <b class='flag-5'>NVMe</b> IP over PCIe 4.0:<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>,實(shí)現(xiàn)超<b class='flag-5'>高速</b>!

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫(kù)實(shí)現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲(chǔ)設(shè)計(jì)時(shí),尤其是PCIe4.0模式下,較
    的頭像 發(fā)表于 07-26 15:14 ?513次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設(shè)計(jì)<b class='flag-5'>之</b>八:<b class='flag-5'>系統(tǒng)</b>初始化

    NVMe高速傳輸擺脫XDMA設(shè)計(jì)27:NVMe橋設(shè)備模型設(shè)計(jì)

    橋設(shè)備模型模擬虛擬 PCI 橋設(shè)備的配置空間和路由功能。 橋設(shè)備是拓展 PCIe 鏈路的關(guān)鍵設(shè)備, 在 NVMe 子系統(tǒng)模型中, 橋設(shè)備模型
    的頭像 發(fā)表于 09-18 09:16 ?283次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設(shè)計(jì)27:<b class='flag-5'>NVMe</b>橋設(shè)備<b class='flag-5'>模型</b>設(shè)計(jì)